电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

533DAFREQDGR

产品描述CMOS Output Clock Oscillator, 10MHz Min, 945MHz Max, ROHS COMPLIANT PACKAGE-6
产品类别无源元件    振荡器   
文件大小225KB,共12页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

533DAFREQDGR概述

CMOS Output Clock Oscillator, 10MHz Min, 945MHz Max, ROHS COMPLIANT PACKAGE-6

533DAFREQDGR规格参数

参数名称属性值
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRISTATE; ENABLE/DISABLE FUNCTION; TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
制造商序列号SI533
安装特点SURFACE MOUNT
最大工作频率945 MHz
最小工作频率10 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 0.6mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
Base Number Matches1

文档预览

下载PDF文档
Si533
R
EVISION
D
D
U A L
F
R E Q U E N C Y
C
R Y S TA L
O
S C I L L A T O R
(XO )
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
2 selectable output frequencies
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Pin 1 output enable (OE)
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Applications
SONET/SDH
Networking
SD/HD video
Clock and data recovery
FPGA/ASIC clock generation
Ordering Information:
See page 7.
Description
The Si533 dual frequency XO utilizes Silicon Laboratories’ advanced
DSPLL
®
circuitry to provide a low jitter clock at high frequencies. The Si533
is available with any-rate output frequency from 10 to 945 MHz and select
frequencies to 1400 MHz. Unlike a traditional XO, where a different crystal is
required for each output frequency, the Si533 uses one fixed crystal to
provide a wide range of output frequencies. This IC based approach allows
the crystal resonator to provide exceptional frequency stability and reliability.
In addition, DSPLL clock synthesis provides superior supply noise rejection,
simplifying the task of generating low jitter clocks in noisy environments
typically found in communication systems. The Si533 IC based XO is factory
configurable for a wide variety of user specifications including frequency,
supply voltage, output format, and temperature stability. Specific
configurations are factory programmed at time of shipment, thereby
eliminating long lead times associated with custom oscillators.
Pin Assignments:
See page 6.
(Top View)
OE
FS
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
LVDS/LVPECL/CML
Functional Block Diagram
V
DD
CLK– CLK+
OE
FS
1
2
3
CMOS
6
5
4
V
DD
NC
CLK+
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL®
Clock
Synthesis
GND
OE
FS
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si533
以後打算長住這裡。
可以學到很多東西。:loveliness:...
dukedz 聊聊、笑笑、闹闹
maychang老师新作——趣味电子技术史话视频:交流和直流之争
1831年,法拉第发现电磁感应定律,而后第二年,法国科学家皮克西即根据电磁感应定律发明了世界上第一台发电机,那是一台交流发电机,经安培的建议改进装置,又制成了第一台直流发电机,此后,欧 ......
EE大学堂 maychang趣味电子技术课堂
《设计与验证:Verilog HDL》PDF及光盘全套 入门不错的书!
《设计与验证:Verilog HDL》 入门不错的书!找到这本书的完整版了。呵呵,贴出来和大家共享。这是本好书,我买了一本作为Verilog的参考书。这本书语法部分集中,便于查阅,此外讲了很多实用的设 ......
末路狂奔 FPGA/CPLD
手写轨迹的优化
我在做手写输入,在嵌入式平台下由于系统捕捉的事件比较少,所以当鼠标移动时捕捉到的相邻两点距离较远,如果单纯的用直线相连的话,显示效果不好。 所以我想使用一种插值算法,如果两点距离 ......
xhgdz 嵌入式系统
电子工程师必会的20个模拟电路
72321...
陈晟 51单片机
谁需要这些,免费下
免费下载,请看清资料,如果已有就请别再下载,谢谢哈。 不好意思文件名字错了 文件名字为”第三幅图的内容(1)“"第三幅图的内容(2)""第三幅图的内容(3)“实际为第二幅图所示的内容,其 ......
阿飞 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2694  682  377  2391  1706  54  19  45  4  27 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved