电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

Si5330G-B00218-GM

产品描述Switching Voltage Regulators
产品类别半导体    模拟混合信号IC   
文件大小525KB,共20页
制造商Silicon Laboratories
下载文档 详细参数 全文预览

Si5330G-B00218-GM在线购买

供应商 器件名称 价格 最低购买 库存  
Si5330G-B00218-GM - - 点击查看 点击购买

Si5330G-B00218-GM概述

Switching Voltage Regulators

Si5330G-B00218-GM规格参数

参数名称属性值
产品种类
Product Category
Clock Buffer
制造商
Manufacturer
Silicon Laboratories
RoHSDetails
Number of Outputs8 Output
Maximum Input Frequency200 MHz
Propagation Delay - Max4 ns
电源电压-最大
Supply Voltage - Max
3.63 V
电源电压-最小
Supply Voltage - Min
1.71 V
最大工作温度
Maximum Operating Temperature
+ 85 C
最小工作温度
Minimum Operating Temperature
- 40 C
安装风格
Mounting Style
SMD/SMT
封装 / 箱体
Package / Case
QFN-24
系列
Packaging
Tray
占空比 - 最大
Duty Cycle - Max
55 %
Input TypeLVDS, LVPECL
Max Output Freq200 MHz
Moisture SensitiveYes
工作电源电流
Operating Supply Current
10 mA
输出类型
Output Type
LVDS, LVPECL
工厂包装数量
Factory Pack Quantity
75
单位重量
Unit Weight
0.032741 oz

文档预览

下载PDF文档
S i533 0
1 . 8/ 2 .5 /3 .3 V L
O W
-J
I T T E R
, L
O W
-S
K E W
C
L O C K
B
U F F E R
/L
E V E L
T
R A N S L A T O R
Features
Supports single-ended or
differential input clock signals
Generates four differential
(LVPECL, LVDS, HCSL) or eight
single-ended (CMOS, SSTL,
HSTL) outputs
Provides signal level translation

Differential to single-ended

Single-ended to differential

Differential to differential

Single-ended to single-ended
Wide frequency range

LVPECL, LVDS: 5 to 710 MHz

HCSL: 5 to 250 MHz

SSTL, HSTL: 5 to 350 MHz

CMOS: 5 to 200 MHz
Additive jitter: 150 fs RMS typ
Output-output skew: 100 ps
Propagation delay: 2.5 ns typ
Single core supply with excellent
PSRR: 1.8, 2.5, or 3.3 V
Output driver supply voltage
independent of core supply: 1.5,
1.8, 2.5, or 3.3 V
Loss of Signal (LOS) indicator
allows system clock monitoring
Output Enable (OEB) pin allows
glitchless control of output clocks
Low power: 10 mA typical core
current
Industrial temperature range:
–40 to +85
°
C
Small size: 24-lead, 4 x 4 mm
QFN
Ordering Information:
See page 14.
Pin Assignments
Applications
High Speed Clock Distribution
Ethernet Switch/Router
SONET / SDH
PCI Express 2.0/3.0
Fibre Channel
MSAN/DSLAM/PON
Telecom Line Cards
Functional Block Diagram
Rev. 1.2 4/17
Copyright © 2017 by Silicon Laboratories
Si5330

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 406  2654  1083  566  2543  31  37  16  57  27 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved