电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PL123-05HSI

产品描述Clock Buffer Low Skew 1:5 Zero Delay Buffer
产品类别逻辑    逻辑   
文件大小343KB,共9页
制造商Microchip(微芯科技)
官网地址https://www.microchip.com
标准
下载文档 详细参数 全文预览

PL123-05HSI在线购买

供应商 器件名称 价格 最低购买 库存  
PL123-05HSI - - 点击查看 点击购买

PL123-05HSI概述

Clock Buffer Low Skew 1:5 Zero Delay Buffer

PL123-05HSI规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Microchip(微芯科技)
包装说明GREEN, SOP-8
Reach Compliance Codecompliant
Factory Lead Time6 weeks
系列PL123
输入调节MUX
JESD-30 代码R-PDSO-G8
JESD-609代码e3
长度4.9 mm
逻辑集成电路类型PLL BASED CLOCK DRIVER
湿度敏感等级3
功能数量1
反相输出次数
端子数量8
实输出次数5
最高工作温度85 °C
最低工作温度-40 °C
输出特性3-STATE
封装主体材料PLASTIC/EPOXY
封装代码SOP
封装形状RECTANGULAR
封装形式SMALL OUTLINE
峰值回流温度(摄氏度)260
传播延迟(tpd)0.35 ns
Same Edge Skew-Max(tskwd)0.25 ns
座面最大高度1.75 mm
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)3 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
温度等级INDUSTRIAL
端子面层Matte Tin (Sn) - annealed
端子形式GULL WING
端子节距1.27 mm
端子位置DUAL
处于峰值回流温度下的最长时间40
宽度3.9 mm
最小 fmax134 MHz

文档预览

下载PDF文档
PL123-05/-09
Low Skew Zero Delay Buffer
FEATURES
Frequency Range 10MHz to 134 MHz
Output Options:
o
5 outputs
PL123-05
o
9 outputs
PL123-09
Zero input - output delay
Optional Drive Strength:
Standard (8mA)
PL123-05/-09
High (12mA)
PL123-05H/-09H
3.3V, ±10% operation
Available in Commercial and Industrial temperature
ranges
Available in 16-Pin SOP or TSSOP (PL123-09),
and 8-Pin SOP (PL123-05) packages
DESCRIPTION
The PL123-05/-09 (-05H/-09H for High Drive) are high
performance, low skew, low jitter zero delay buffers
designed to distribute high speed clocks. They have
one (PL123-05) or two (PL123-09) low-skew output
banks, of 4 outputs each, that are synchronized with
the input. The PL123-09 allows control of the banks of
outputs by using the S1 and S2 inputs as shown in the
Selector Definition table on page 2.
The synchronization is established via CLKOUT feed
back to the input of the PLL. Since the skew between
the input and output is less than
100ps,
the device
acts as a zero delay buffer. The input output propaga-
tion delay can be advanced or delayed by adjusting the
load on the CLKOUT pin.
These parts are not intended for 5V input-tolerant ap-
plications.
BLOCK DIAGRAM
REF
PLL
Mux
CLKOUT
CLKA1
REF
CLKA2
CLKA1
1
2
3
4
8
7
6
5
CLKOUT
CLKA4
VDD
CLKA3
PL123-05
Bank A
CLKA2
CLKA3
CLKA4
CLKB1
GND
REF
CLKA1
CLKA2
VDD
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
CLKOUT
CLKA4
CLKA3
VDD
GND
CLKB4
CLKB3
S1
PL123-09
Bank B
S1
S2
Selector
Inputs
(PL123-09 Only)
CLKB2
CLKB3
CLKB4
GND
CLKB1
CLKB2
S2
Micrel Inc. • 2180 Fortune Drive • San Jose, CA 95131 • USA • tel +1(408) 944 -0800 • fax +1(408) 474-1000 •
www.micrel.com
Rev 4/22/13
Page 1
酷炫悦动,两轮侧滑创吉尼斯记录
  在优酷看到的俺家小悦悦去年创下吉尼斯世界记录的视频,真炫啊,心里看得那个爽啊,哈哈!不过看到两轮立起侧滑时,我那个紧张啊(心里一直在想会不会翻车,各位别拍我,嘿嘿),最后过了, ......
挲苜♀雙 汽车电子
嵌入式视频处理基本原理.pdf
作为消费者,我们对于各种形式的视频系统都已经了如指掌。不过,从嵌入式开发者的角度来看,视频技术就好象是一个具有不同的分辨率、格式、标准、信源和显示的复杂网络。 章中,我们只对视频中 ......
leslie 嵌入式系统
SDRAM控制器的设备与VHDL实现
摘要: 介绍了SDRAM的存储体结构、主要控制时序和基本操作命令,并且结合实际系统,给出了一种用FPGA实现的通用SDRAM控制器的方案。 关键词: SDRAM 状态机 存储 VHDL 在高速实时或者非实时 ......
maker FPGA/CPLD
关于windows mobile安装cab包的信息提示
请教各位: 安装同一cab包过程中出现的 “安装新版本之前将删除上一版本”的提示信息可否去掉? 应如何去除。 PS:我需要保留安装过程中的进度条信息,因此调用wceload.exe /sile ......
xefon 嵌入式系统
需要TMS320F2047方面的资料
本人是刚刚学习DSP,现在只有一块TMS320F2407A的实验板,但不知道从何弄起。特别是在编程方面,那些芯片的寄存器的功能都找不到资料。那位有TMS320F2047方面的资料发给我,谢谢。...
Charjuly DSP 与 ARM 处理器
报名了。[DIY]LED照明开发套件
试验版我已经做出来,但是有一个小问题,需要修改,准备做第一正式版,问一下大家,有人一起做吗? 直接上图吧 ------------------------------------------------------------------ ......
analoglamb DIY/开源硬件专区

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1162  2462  345  2810  1177  58  14  43  5  47 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved