电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

72V36100L10PF

产品描述FIFO 64Kx36 3.3V SUPER SYNC II FIFO
产品类别存储   
文件大小322KB,共48页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 详细参数 全文预览

72V36100L10PF在线购买

供应商 器件名称 价格 最低购买 库存  
72V36100L10PF - - 点击查看 点击购买

72V36100L10PF概述

FIFO 64Kx36 3.3V SUPER SYNC II FIFO

72V36100L10PF规格参数

参数名称属性值
产品种类
Product Category
FIFO
制造商
Manufacturer
IDT(艾迪悌)
RoHSNo
Data Bus Width36 bit
Bus DirectionUnidirectional
Memory Size2 Mbit
Timing TypeSynchronous
Organization64 k x 36
Number of Circuits1
Maximum Clock Frequency100 MHz
Access Time10 ns
电源电压-最大
Supply Voltage - Max
3.45 V
电源电压-最小
Supply Voltage - Min
3.15 V
Supply Current - Max40 mA
最大工作温度
Maximum Operating Temperature
+ 70 C
封装 / 箱体
Package / Case
TQFP-128
系列
Packaging
Tray
高度
Height
1.4 mm
长度
Length
20 mm
最小工作温度
Minimum Operating Temperature
0 C
Moisture SensitiveYes
安装风格
Mounting Style
SMD/SMT
工厂包装数量
Factory Pack Quantity
36
宽度
Width
14 mm
单位重量
Unit Weight
0.017760 oz

文档预览

下载PDF文档
3.3 VOLT HIGH-DENSITY SUPERSYNC II™
36-BIT FIFO
65,536 x 36
131,072 x 36
IDT72V36100
IDT72V36110
FEATURES:
Choose among the following memory organizations:
IDT72V36100
65,536 x 36
IDT72V36110
131,072 x 36
Higher density, 2Meg and 4Meg SuperSync II FIFOs
Up to 166 MHz Operation of the Clocks
User selectable Asynchronous read and/or write ports (PBGA Only)
User selectable input and output port bus-sizing
- x36 in to x36 out
- x36 in to x18 out
- x36 in to x9 out
- x18 in to x36 out
- x9 in to x36 out
Big-Endian/Little-Endian user selectable byte representation
5V input tolerant
Fixed, low first word latency
Zero latency retransmit
Auto power down minimizes standby power consumption
Master Reset clears entire FIFO
Partial Reset clears data, but retains programmable settings
Empty, Full and Half-Full flags signal FIFO status
Programmable Almost-Empty and Almost-Full flags, each flag can
default to one of eight preselected offsets
Selectable synchronous/asynchronous timing modes for Almost-
Empty and Almost-Full flags
Program programmable flags by either serial or parallel means
Select IDT Standard timing (using
EF
and
FF
flags) or First Word
Fall Through timing (using
OR
and
IR
flags)
Output enable puts data outputs into high impedance state
Easily expandable in depth and width
JTAG port, provided for Boundary Scan function (PBGA Only)
Independent Read and Write Clocks (permit reading and writing
simultaneously)
Available in a 128-pin Thin Quad Flat Pack (TQFP) or a 144-pin Plastic
Ball Grid Array (PBGA) (with additional features)
Pin compatible to the SuperSync II (IDT72V3640/72V3650/72V3660/
72V3670/72V3680/72V3690) family
High-performance submicron CMOS technology
Industrial temperature range (–40°C to +85°C) is available
°
°
Green parts available, see ordering information
FUNCTIONAL BLOCK DIAGRAM
*Available on the PBGA package only.
D
0
-D
n
(x36, x18 or x9)
WEN
WCLK/WR
LD SEN
*
INPUT REGISTER
OFFSET REGISTER
FF/IR
PAF
EF/OR
PAE
HF
FWFT/SI
PFM
FSEL0
FSEL1
*
ASYW
WRITE CONTROL
LOGIC
RAM ARRAY
65,536 x 36
131,072 x 36
WRITE POINTER
FLAG
LOGIC
READ POINTER
BE
IP
BM
IW
OW
MRS
PRS
CONTROL
LOGIC
BUS
CONFIGURATION
RESET
LOGIC
OUTPUT REGISTER
READ
CONTROL
LOGIC
RT
RM
ASYR
*
RCLK/RD
*
*
**
*
TCK
TRST
TMS
TDI
TDO
JTAG CONTROL
(BOUNDARY
SCAN)
*
OE
Q
0
-Q
n
(x36, x18 or x9)
REN
*
6117 drw01
IDT and the IDT logo are registered trademarks of Integrated Device Technology, Inc. The SuperSync II FIFO is a trademark of Integrated Device Technology, Inc.
COMMERCIAL AND INDUSTRIAL TEMPERATURE RANGES
1
©
2016 Integrated Device Technology, Inc. All rights reserved. Product specifications subject to change without notice.
DECEMBER 2016
DSC-6117/15
模块的调用
这是我写的程序 原本我的显示程序模块是和主程序是一起的,现在我想把显示模块提出来 然后用实例引用的方式引用显示模块,方便以后引用。 程序的主要功能是 一个按键加一 一个按键减一 一个 ......
wall_e FPGA/CPLD
MCU噪声知多少?
噪声知多少? 噪声可谓是模数转换以及各种电信号的“敌人”,多少年来,人们一直在想如何增强信噪比。 Atmel资深工程师向你介绍噪声源和噪声抑制的标准,以及用到的参数, 针对 ......
DreamerJane Microchip MCU
那里有有线usb键盘转2.4G无线模块出售
我想把我diy的usb键盘有线的转接成无线方式,看到nrf24lu1的方案不错,可是淘宝上没有成品出售,只有待烧录的空白模块出售。那里有这样的成品呢...
doganup 无线连接
瑞萨RL78代码产生工具试用
本帖最后由 damiaa 于 2014-10-19 22:04 编辑 瑞萨官网下载:CubeSuitePlus_Code_Generator_for_RL78_78K__V20100.exe 然后安装后在CubeSuite++ 的TOOL菜单的Plug-in Manager 里勾上Code Ge ......
damiaa 瑞萨MCU/MPU
从零开始学电路仿真Multisim与电路设计Protel技术
《从零开始学电路仿真Multisim与电路设计Protel技术》是为读者从零开始,快速掌握EDA(电子设计自动化)领域中最常用、最流行的两个功能强大的应用软件Multisim、Protel而编写的。 该书首先 ......
arui1999 下载中心专版
求问大家用过心电模块bmd101吗,生医设计比赛直接拿这个采集有问题吗?
我最近参加生物医学工程设计比赛,做心电采集项目,导师建议我们采用现成的集成bmd101模块,想请问大家有没有用过这个片子的能不能好用?然后这种比赛直接拿这种别人做好的采集模块难道没有问题 ......
无敌酷炫小天王 医疗电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1028  1166  1045  577  422  28  24  53  23  41 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved