电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74LVCH162374APAG8

产品描述Standard Clock Oscillators 2.048MHz
产品类别半导体    逻辑   
文件大小105KB,共6页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 详细参数 全文预览

74LVCH162374APAG8在线购买

供应商 器件名称 价格 最低购买 库存  
74LVCH162374APAG8 - - 点击查看 点击购买

74LVCH162374APAG8概述

Standard Clock Oscillators 2.048MHz

74LVCH162374APAG8规格参数

参数名称属性值
产品种类
Product Category
Flip Flops
制造商
Manufacturer
IDT(艾迪悌)
RoHSDetails
封装 / 箱体
Package / Case
TSSOP-48
系列
Packaging
Cut Tape
系列
Packaging
Reel
高度
Height
1 mm
长度
Length
12.5 mm
工厂包装数量
Factory Pack Quantity
2000
宽度
Width
6.1 mm
单位重量
Unit Weight
0.014850 oz

文档预览

下载PDF文档
IDT74LVCH162374A
3.3V CMOS 16-BIT EDGE-TRIGGERED D-TYPE FLIP-FLOP
INDUSTRIAL TEMPERATURE RANGE
3.3V CMOS 16-BIT
IDT74LVCH162374A
EDGE TRIGGERED D-TYPE FLIP-
FLOP WITH 3-STATE OUTPUTS,
5 VOLT TOLERANT I/O, BUS-HOLD
• Typical t
SK(o)
(Output Skew) < 250ps
• ESD > 2000V per MIL-STD-883, Method 3015; > 200V using
machine model (C = 200pF, R = 0)
• V
CC
= 3.3V ± 0.3V, Normal Range
• V
CC
= 2.7V to 3.6V, Extended Range
• CMOS power levels (0.4μ W typ. static)
μ
• All inputs, outputs, and I/O are 5V tolerant
• Available in TSSOP package
FEATURES:
DESCRIPTION:
DRIVE FEATURES:
APPLICATIONS:
• Balanced Output Drivers: ±12mA
• Low switching noise
• 5V and 3.3V mixed voltage systems
• Data communication and telecommunication systems
The LVCH162374A 16-bit edge-triggered D-type flip-flop is built using
advanced dual metal CMOS technology. This high-speed, low-power
register is ideal for use as a buffer register for data synchronization and
storage. The output enable (OE) and clock (CLK) controls are organized
to operate each device as two 8-bit registers or one 16-bit register with
common clock. Flow-through organization of signal pins simplifies layout.
All inputs are designed with hysteresis for improved noise margin.
All pins of the LVCH162374A can be driven from either 3.3V or 5V
devices. This feature allows the use of this device as a translator in a mixed
3.3V/5V supply system.
The LVCH162374A has series resistors in the device output structure
which will significantly reduce line noise when used with light loads. This
driver has been developed to drive
±
12mA at the designated thresholds.
The LVCH162374A has “bus-hold” which retains the inputs’ last state
whenever the input goes to a high impedance. This prevents floating inputs
and eliminates the need for pull-up/down resistors.
FUNCTIONAL BLOCK DIAGRAM
1
OE
1
2
OE
24
1
CLK
48
2
CLK
25
1
D
1
47
1D
C1
2
2
D
1
36
1D
C1
13
1
Q
1
2
Q
1
TO SEVEN OTHER CHANNELS
TO SEVEN OTHER CHANNELS
The IDT logo is a registered trademark of Integrated Device Technology, Inc.
INDUSTRIAL TEMPERATURE RANGE
1
© 2015 Integrated Device Technology, Inc.
JANUARY 2015
DSC-4678/5
JTAG口及其对Flash的在线编程
JTAG口及其对Flash的在线编程...
安_然 DSP 与 ARM 处理器
如何用ESP8266,ESP8285做一个WiFi中继(WiFi放大器)
准备工作 准备一个深圳四博智联科技有限公司的ESP-F 模组。或者四博智联科技的NODEMCU 当我们拿到ESP-F模块后,可以按照以下接线进行测试: 即 VCC、EN 接 3.3v、GPIO15 GND 接地 ......
镜中花974 MicroPython开源版块
电池科普知识
一.什么是电池? 化学电源俗称为电池。是一种将物质的化学变化所释放出的能量直接转化为低压直流电的装置。 二.电池的工作原理 电池在放电过程中,负极发生氧化反应,向外提供电子;在正极 ......
songbo 电源技术
wince wifi有问题
WINCE在开机后自动弹出来一个WIFI无线配置的窗口,但是这个窗口比LCD高了,有没有好办法把这个窗口缩小一点呀!如果单改代码来缩小窗口,那窗口上的控件也要调整,比较麻烦,改资源文件又好像只 ......
风过尘扬 嵌入式系统
一个带保护的5V稳压电源
具有过压保护的5 V 稳压电路,采用集电极输出串联型稳压方式,具有:成本低、效率高、体积小、重量轻、纹波少和稳定度高等特点。具有扩流和过压保护装置,可实验室作电路实验,也可作固态电路和 ......
yet 模拟与混合信号
乘法器编绎综合问题
用Design compiler编绎综合乘法器,然后用面积约束去优化它,结果面积反而变大了。会是什么问题呢?乘法器是简单的z=x*y;x,y为8位,z为16位。试了很多次,都出现相同的问题。 请教各位大神! ......
eeleader FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2264  570  2674  1510  1408  55  36  15  4  54 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved