电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

71V016SA12BFGI

产品类别存储   
文件大小117KB,共9页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 详细参数 全文预览

71V016SA12BFGI在线购买

供应商 器件名称 价格 最低购买 库存  
71V016SA12BFGI - - 点击查看 点击购买

71V016SA12BFGI规格参数

参数名称属性值
产品种类
Product Category
SRAM
制造商
Manufacturer
IDT(艾迪悌)
RoHSDetails
Memory Size1 Mbit
Organization64 k x 16
Access Time12 ns
接口类型
Interface Type
Parallel
电源电压-最大
Supply Voltage - Max
3.6 V
电源电压-最小
Supply Voltage - Min
3 V
Supply Current - Max160 mA
最小工作温度
Minimum Operating Temperature
- 40 C
最大工作温度
Maximum Operating Temperature
+ 85 C
安装风格
Mounting Style
SMD/SMT
封装 / 箱体
Package / Case
CABGA-48
系列
Packaging
Tray
高度
Height
1.4 mm
长度
Length
7 mm
Memory TypeSDR
Moisture SensitiveYes
工作温度范围
Operating Temperature Range
- 40 C to + 85 C
工厂包装数量
Factory Pack Quantity
476
类型
Type
Asynchronous
宽度
Width
7 mm

文档预览

下载PDF文档
3.3V CMOS Static RAM
1 Meg (64K x 16-Bit)
Features
IDT71V016SA
64K x 16 advanced high-speed CMOS Static RAM
Equal access and cycle times
— Commercial: 10/12/15/20ns
— Industrial: 10/12/15/20ns
One Chip Select plus one Output Enable pin
Bidirectional data inputs and outputs directly
LVTTL-compatible
Low power consumption via chip deselect
Upper and Lower Byte Enable Pins
Single 3.3V power supply
Available in 44-pin Plastic SOJ, 44-pin TSOP, and
48-Ball Plastic FBGA packages
Description
The IDT71V016 is a 1,048,576-bit high-speed Static RAM organized
as 64K x 16. It is fabricated using high-perfomance, high-reliability CMOS
technology. This state-of-the-art technology, combined with innovative
circuit design techniques, provides a cost-effective solution for high-speed
memory needs.
The IDT71V016 has an output enable pin which operates as fast as
5ns, with address access times as fast as 10ns. All bidirectional inputs and
outputs of the IDT71V016 are LVTTL compatible and operation is from a
single 3.3V supply. Fully static asynchronous circuitry is used, requiring
no clocks or refresh for operation.
The IDT71V016 is packaged in a JEDEC standard 44-pin Plastic SOJ,
a 44-pin TSOP Type II, and a 48-ball plastic 7 x 7 mm FBGA.
Functional Block Diagram
Output
Enable
Buffer
OE
A
0
– A
15
Address
Buffers
Row / Column
Decoders
I/O
15
Chip
Enable
Buffer
Sense
Amps
and
Write
Drivers
8
Low
Byte
I/O
Buffer
8
8
High
Byte
I/O
Buffer
8
CS
I/O
8
WE
Write
Enable
Buffer
64K x 16
Memory
Array
16
I/O
7
I/O
0
BHE
Byte
Enable
Buffers
BLE
3834 drw 01
AUGUST 2013
1
©
2013
Integrated Device Technology, Inc. All rights reserved. Product specifications subject to change without notice.
DSC-3834/13
SM32W108无线射频模块两节点之间通信实例
本文基于802.15.4/ZigBee的SimpleMac协议栈编写程序,实现两个STM32W108无线节点之间的通信。节点分为SUN节点和PLANET节点,SUN节点使用STM32W108无线开发板,PLANET节点使用STM32W108无线节点 ......
fish001 无线连接
pic18 starterkit 学习0x10——I2C
本帖最后由 mzb2012 于 2016-12-12 23:07 编辑 一、简介 I2C总线有2条双向串行线,一条数据线SDA,一条时钟线SCL。 SDA传输数据是大端传输,每次传输8bit,即一字节。支持多主控(multimaste ......
mzb2012 Microchip MCU
ADS中几种常用的数据文件及其引用仿真
ADS中几种常用的数据文件及其引用仿真 1、.SnP文件:线性S参数文件(也可以是G-, H-, Y-, and Z-参数),n可以是1~99之间的数。当n=2时,即两端口器件时,可以包含噪声参数。生成.SnP文件有两种 ......
JasonYoo 无线连接
求教:VC到EVC程序的移植
小弟初学WinCE,想把VC下的程序移植到EVC下,调试时出现如下错误,还请大侠们多指点,先谢过了! 错误: d:\program files\windows ce tools\wce500\standardsdk_500\mfc\include\afxdisp.h(73 ......
feixue112 嵌入式系统
基于tci6638k2k芯片设计DFT模块问题
需要基于tci6638k2k芯片,设计一个对N点复数序列求DFT的模块,N可以为奇数;每个复数由32bit保存,高16位为实部,低16为为虚部。 输出也是按照高16位为实部,低16为为虚部保存。 芯片内有内 ......
huangqi5220 DSP 与 ARM 处理器
请教这个红外接收电路如何运作的?
如图!...
yuyueha 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1764  2697  960  2622  1191  36  55  20  53  24 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved