电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

187LMX450M2ED

产品描述Aluminum Electrolytic Capacitors - Snap In 180uF 450V 20% tol. ELECTROLYTIC
产品类别无源元件   
文件大小576KB,共6页
制造商Cornell Dubilier
下载文档 详细参数 全文预览

187LMX450M2ED在线购买

供应商 器件名称 价格 最低购买 库存  
187LMX450M2ED - - 点击查看 点击购买

187LMX450M2ED概述

Aluminum Electrolytic Capacitors - Snap In 180uF 450V 20% tol. ELECTROLYTIC

187LMX450M2ED规格参数

参数名称属性值
产品种类
Product Category
Aluminum Electrolytic Capacitors - Snap In
制造商
Manufacturer
Cornell Dubilier
RoHSDetails
电容
Capacitance
180 uF
系列
Packaging
Bulk
工厂包装数量
Factory Pack Quantity
40

文档预览

下载PDF文档
FEATURES
Multiple Case Sizes
-
High Voltage
High Current
APPLICATIONS
Bulk Filtering
Switching Power Supplies
Operating Temperature Range
Capacitance Tolerance
WVDC
Surge Voltage
SVDC
WVDC
Dissipation
Factor
tan δ
(120 Hz)
Leakage Current
@20°C, Rated WVDC applied
Impedance Ratio
(120 Hz)
WVDC
-25°C/+20°C
-40°C/+20°C
-40°C to +105°C (<100WVDC)
-25°C to +105°C (>160WVDC)
+20% at 120 Hz, 20°C
10
13
10
.6
16
25
35
50
63
80
100 160 200 250 350
400
20
32
44
63
79
100 120 200 250 300 400
450
16
25
35
50
63
80
100 160 200 250 350
400
.45
.3
.25
.2
.15
.15
.15
.15
.15
.15
.15
.2
For capacitances above 33000uF, add to DF value (Capacitance-33000) *0.1
10000
450
500
450
.2
Time
10
6
15
16
6
15
5 Minutes
3√CV
450
8
-
25
35
50
63
80
100 160 200 250 350 400
6
6
4
3
3
3
8
8
8
8
8
15
15
15
15
15
-
-
-
-
-
5000 hours at 105°C with rated WVDC and ripple current applied
<20% of initial measured value
<200% of maximum specified value
<100% of maximum specified value
Load Life
Capacitance change
Dissipation factor
Leakage current
Capacitance Change
Dissipation Factor
Leakage Current
60
0.9
0.8
0.8
120
1.0
1.0
1.0
400
1.0
1.0
1.0
1k
1.15
1.25
1.3
1000 hours at 105°C with no voltage applied
Shelf Life
<20% of initial measured value
<200% of maximum specified value
<100% of maximum specified value
Frequency (Hz)
Ripple Current
Multipliers
WVDC
<100
160<V<250
>350
10k
1.25
1.47
1.47
50k
1.25
1.47
1.47
45
2.4
2.4
2.4
Temperature (°C)
65
2.1
2.1
2.1
75
1.9
1.9
1.9
85
1.7
1.7
1.7
105
1
1
1
Feb-17
炼狱传奇-锁相环之战
经过前面的学习,相信大家已经掌握了软件的基本操作和设计的基本流程,接下来我们开始学习FPGA片内时钟管理单元PLL,该单元可以实现系统时钟的分频、倍频,是FPGA设计开发必备组件之一。首先新建 ......
梦翼师兄 FPGA/CPLD
TL437x-EVM评估板测试手册(1)
前言 本指导文档适用开发环境: Windows开发环境:Windows 7 64bit、Windows 10 64bit Linux开发环境:Ubuntu 14.04.3 64bit 虚拟机:VMware14.1.1 U-Boot:U-Boot-2017.01 K ......
Tronlong小分队 ARM技术
求助:时钟信号受干扰
2k时钟信号收干扰,干扰信号频率大约5khz左右,采用何种滤波方式比较好? 之前考虑用电容,但是会导致前后沿变化。...
cryptowings 嵌入式系统
verilog中reg和wire类型的区别和用法
reg相当于存储单元,wire相当于物理连线 Verilog 中变量的物理数据分为线型和寄存器型。这两种类型的变量在定义时要设置位宽,缺省为1位。变量的每一位可以是0,1,X,Z。其中x代表一个 ......
eeleader FPGA/CPLD
Windows CE下如何选择当前使用的网络传输设备?
我在用CE 5开发一款PDA,可以通过WIFI、GPRS和ActiveSync上网 当这3个设备都建立连接时,PDA总是选择优先选择WIFI传输数据 如果WIFI连接的AP无法访问外网,GRPS和ActiveSync可疑访问外网 ......
userchen 嵌入式系统
SensorTile的stlink使用
1、在使用开发工具中stutily是一个和flashmagic一样好用的程序,可以直接把二进制文件写入制定内存的位置,还可以对比内存中的空间位置,还可以对单个字节进行编辑和改写。内存中擦除后均被FF填 ......
fyaocn MEMS传感器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 494  2252  2007  2296  999  34  47  13  15  54 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved