电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

VHB150W-Q48-S5

产品描述5 Vdc, 30 A, 150 W, 18~75 Vdc Input Range
产品类别电源/电源管理    电源电路   
文件大小249KB,共4页
制造商CUI
官网地址http://www.cui.com
标准  
下载文档 详细参数 选型对比 全文预览

VHB150W-Q48-S5在线购买

供应商 器件名称 价格 最低购买 库存  
VHB150W-Q48-S5 - - 点击查看 点击购买

VHB150W-Q48-S5概述

5 Vdc, 30 A, 150 W, 18~75 Vdc Input Range

VHB150W-Q48-S5规格参数

参数名称属性值
Brand NameCUI Inc
是否无铅不含铅
是否Rohs认证符合
Objectid8325135418
包装说明1/2 BRICK PACKAGE-9
Reach Compliance Codecompliant
ECCN代码EAR99
Samacsys ManufacturerCUI Inc.
Samacsys Modified On2023-01-29 14:46:51
YTEOL7.2
其他特性SEATED HGT-NOM
模拟集成电路 - 其他类型DC-DC REGULATED POWER SUPPLY MODULE
最大输入电压75 V
最小输入电压18 V
标称输入电压48 V
JESD-30 代码R-XDMA-P9
长度61 mm
最大负载调整率0.2%
功能数量1
输出次数1
端子数量9
最高工作温度100 °C
最低工作温度-40 °C
最大输出电流30 A
最大输出电压5.5 V
最小输出电压4.5 V
标称输出电压5 V
封装主体材料UNSPECIFIED
封装代码DIP
封装等效代码DIP9/10,1.9,400/300
封装形状RECTANGULAR
封装形式MICROELECTRONIC ASSEMBLY
峰值回流温度(摄氏度)NOT SPECIFIED
认证状态Not Qualified
座面最大高度13.2 mm
表面贴装NO
技术HYBRID
温度等级INDUSTRIAL
端子形式PIN/PEG
端子节距7.62 mm
端子位置DUAL
处于峰值回流温度下的最长时间NOT SPECIFIED
最大总功率输出150 W
微调/可调输出YES
宽度57.9 mm

VHB150W-Q48-S5相似产品对比

VHB150W-Q48-S5 VHB150W-Q24-S3R3 VHB150W-Q48-S48 VHB150W-Q48-S15 VHB150W-Q48-S12 VHB150W-Q24-S5
描述 5 Vdc, 30 A, 150 W, 18~75 Vdc Input Range Isolated DC/DC Converters dc-dc isolated, 150W, 9~36Vin, 3.3V, 30A, halfbrick 48 Vdc, 3.12 A, 150 W, 18~75 Vdc Input Range Isolated DC/DC Converters dc-dc isolated, 150W, 18~75Vdc input, 15Vdc, 10A, single output, DIP Isolated DC/DC Converters dc-dc isolated, 150W, 18~75Vdc input, 12Vdc, 12.5A, single output, DIP 5 Vdc, 30 A, 150 W, 9~36 Vdc Input Range
Brand Name CUI Inc CUI Inc CUI Inc - CUI Inc CUI Inc
是否无铅 不含铅 不含铅 不含铅 - 不含铅 不含铅
是否Rohs认证 符合 符合 符合 - 符合 符合
包装说明 1/2 BRICK PACKAGE-9 DIP, DIP9/10,1.9,400/300 1/2 BRICK PACKAGE-9 - DIP, DIP9/10,1.9,400/300 DIP, DIP9/10,1.9,400/300
Reach Compliance Code compliant compliant compliant - compliant compliant
其他特性 SEATED HGT-NOM SEATED HGT-NOM SEATED HGT-NOM - SEATED HGT-NOM SEATED HGT-NOM
模拟集成电路 - 其他类型 DC-DC REGULATED POWER SUPPLY MODULE DC-DC REGULATED POWER SUPPLY MODULE DC-DC REGULATED POWER SUPPLY MODULE - DC-DC REGULATED POWER SUPPLY MODULE DC-DC REGULATED POWER SUPPLY MODULE
最大输入电压 75 V 36 V 75 V - 75 V 36 V
最小输入电压 18 V 9 V 18 V - 18 V 9 V
标称输入电压 48 V 24 V 48 V - 48 V 24 V
JESD-30 代码 R-XDMA-P9 R-XDMA-P9 R-XDMA-P9 - R-XDMA-P9 R-XDMA-P9
长度 61 mm 61 mm 61 mm - 61 mm 61 mm
最大负载调整率 0.2% 0.2% 0.2% - 0.2% 0.2%
功能数量 1 1 1 - 1 1
输出次数 1 1 1 - 1 1
端子数量 9 9 9 - 9 9
最高工作温度 100 °C 100 °C 100 °C - 100 °C 100 °C
最低工作温度 -40 °C -40 °C -40 °C - -40 °C -40 °C
最大输出电流 30 A 30 A - - 12.5 A 30 A
最大输出电压 5.5 V 3.63 V 52.8 V - 13.2 V 5.5 V
最小输出电压 4.5 V 2.97 V 43.2 V - 10.8 V 4.5 V
标称输出电压 5 V 3.3 V 48 V - 12 V 5 V
封装主体材料 UNSPECIFIED UNSPECIFIED UNSPECIFIED - UNSPECIFIED UNSPECIFIED
封装代码 DIP DIP - - DIP DIP
封装等效代码 DIP9/10,1.9,400/300 DIP9/10,1.9,400/300 - - DIP9/10,1.9,400/300 DIP9/10,1.9,400/300
封装形状 RECTANGULAR RECTANGULAR RECTANGULAR - RECTANGULAR RECTANGULAR
封装形式 MICROELECTRONIC ASSEMBLY MICROELECTRONIC ASSEMBLY MICROELECTRONIC ASSEMBLY - MICROELECTRONIC ASSEMBLY MICROELECTRONIC ASSEMBLY
峰值回流温度(摄氏度) NOT SPECIFIED NOT SPECIFIED NOT SPECIFIED - NOT SPECIFIED NOT SPECIFIED
认证状态 Not Qualified Not Qualified - - Not Qualified Not Qualified
座面最大高度 13.2 mm 13.2 mm 13.2 mm - 13.2 mm 13.2 mm
表面贴装 NO NO NO - NO NO
技术 HYBRID HYBRID HYBRID - HYBRID HYBRID
温度等级 INDUSTRIAL INDUSTRIAL INDUSTRIAL - INDUSTRIAL INDUSTRIAL
端子形式 PIN/PEG PIN/PEG PIN/PEG - PIN/PEG PIN/PEG
端子节距 7.62 mm 7.62 mm - - 7.62 mm 7.62 mm
端子位置 DUAL DUAL DUAL - DUAL DUAL
处于峰值回流温度下的最长时间 NOT SPECIFIED NOT SPECIFIED NOT SPECIFIED - NOT SPECIFIED NOT SPECIFIED
最大总功率输出 150 W 99 W 150 W - 150 W 150 W
微调/可调输出 YES YES YES - YES YES
宽度 57.9 mm 57.9 mm 57.9 mm - 57.9 mm 57.9 mm
利用FPGA实现GPS失步下精确守时
...
至芯科技FPGA大牛 FPGA/CPLD
基于FPGA的相检宽带测频系统的设计
...
至芯科技FPGA大牛 FPGA/CPLD
关于信号量的问题
这个问题困恼了有一段时间了,问题描述: 现在有两个任务,用Pend阻塞了,用的两个不同的中断去Post的,相互之间没有联系,程序在运行了一段时间后,Pend的任务进不去了,不知道为什么(这里不是说我没有Post,我额外的用了通信方式去Post这两个信号量,任务不进了,一开始,两种Post方式都是正常的),除了那两个任务不进外,其他任务很正常,比如,串口协议处理(用的消息队列),PID运算(用的是信...
ywlzh 实时操作系统RTOS
【 信号处理】MPEG视频解码中离散余弦逆变换的FPGA实现
离散余弦逆变换IDCT是运动图像专家组MPEG视频解码的重要组成部分.采用行列分解的方法和基于分布算法的乘法累加器,实现了二维离散余弦逆变换的FPGA结构.设计采用自顶向下的方法,用硬件描述语言进行电路描述,并在ALTERA公司的ACEX1KEP1K30上实现.仿真实验结果表明,最大延迟时间为27ns,时钟最高频率可以达到13.35MHz,数据吞吐能力为6.515M/s,完全能满足运动图像压缩标准...
hangsky FPGA/CPLD
给中年工程师忠告
做了十几年工程师,酸甜苦辣、百感交集,感觉中中年工程师命运更为令人忧虑。因此想写篇《给中年工程师的忠告》,算是姊妹篇,希望对中年工程师能有所启发,同时也给年轻工程师有所提醒!所谓中年工程师,这里我们指35岁以上,仍然主要从事具体技术工作的工程师。他们和刚毕业的年轻人一样伏案编写软件、调试电路,岁月沧桑,有的甚至已是两鬓灰白。到了这个岁数上,老婆、孩子要养活,父母要孝敬,负担挺重。混的好的,弄个部门...
eeleader FPGA/CPLD
在Evc中 如何做图片的缩放,移动
现要将一副图点击放大缩小按钮时进行放大,缩小;在图上选个方格,放大方格区域的大小;和图片移动。就和PDA里自带的图像管理器差不多;图像的格式不限;有没有哪位大虾做过啊 !...
xingyuezhaoyang 嵌入式系统

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 7  622  1063  1539  1604 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved