电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AB209M000DGR

产品描述LVPECL Output Clock Oscillator, 209MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531AB209M000DGR概述

LVPECL Output Clock Oscillator, 209MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AB209M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率209 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
今年的一起类会出什么题啊?
本帖最后由 paulhyde 于 2014-9-15 08:58 编辑 今年的一起类会出什么题啊?大家一起说说。 ...
apollozorro 电子竞赛
为新版论坛提建议
1.页面显示有些太慢了,一直刷新不过来 138880 2.帖子的图片无法正常的显示 138879 138882 3.论坛的登陆地点的提示不是那么的精确 4.消息提醒太多了,一直提醒,无法正常浏览帖子。 ......
chen8710 为我们提建议&公告
唐骏成功的"4+1"法则
唐骏成功的"4+1"法则 从一个普通的大学生,到世界500强顶尖级的工程师;从微软公司一名普通程序员,到微软中国有限公司终身荣誉总裁;从专家型的职业经理人,到管理型的CEO。唐骏用了16年的时 ......
绿茶 聊聊、笑笑、闹闹
LM3S9B92周期性断网
使用的芯片型号:LM3S9B92 问题:大约十分钟的时间网络断开一次,然后正常。反复重复! 已经尝试的方法:(1)依旧是大约十分钟的时间网络断开一次,然后正常。基本可以搬出溢出问题。 ......
jinhailu2010 微控制器 MCU
WinCE6下如何关掉屏幕保护?
我在桌面上已经设置了当Battery和电源供电时的屏保时间,但是总是在1分钟无任何操作后,屏幕自动变黑,不知道为什么?谁知道是什么原因?...
ldw3 嵌入式系统
照明LED电源设计有关的技术书籍和资料
大家好! 现从事的是照明行业。LED灯具的,北美,高压线性方案为主。先学习更多的隔离方案,下载了写书籍资料看了下,都是些比较老旧的方案,比如:Zetex,Maxim等等,哪里能下载比较 ......
wzk198005 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1086  1030  158  58  1806  23  11  44  5  30 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved