电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531BC765M000DGR

产品描述LVDS Output Clock Oscillator, 765MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531BC765M000DGR概述

LVDS Output Clock Oscillator, 765MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531BC765M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率765 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
windows emulator 1.0的问题?
微软有emulator 1.0,2.0,在1.0上面有一些window mobile 5.0的模拟器,那么emulator 2.0安装后究竟有什么用呢,会增加新的功能的模拟器吗。还是在现有的基础上增强一些功能。...
jjt000440949 嵌入式系统
mplab怎么寻找函数定义位置
初次用mplab编程,在看其他人的程序时,发现mplab不知道怎么定义主函数中调用函数的定义位置,不知道怎么定位变量的声明位置,自己一个一个找特别麻烦。例如像KEIL里go to definition和go to re ......
luckdogygw Microchip MCU
高人DIY 天线。。。
36061 这能用么》?...
banana 无线连接
3G和2G的AT命令是一样的么
小弟没有使用过at命令,问一下简单的问题: 3G和2G的AT命令是一样的么?...
yoyo_xmu 嵌入式系统
嵌入式系统Linux应用开发 软件工程师 招聘
职责描述: 1. 开发arm平台linux驱动程序。 职位要求: 1. 计算机专业应届本科毕业生或有相应的工作经验; 2. 熟悉Linux系统开发 ......
soluble Linux开发
TI杯2019年全国大学生电子设计竞赛全国评审成绩公示
本帖最后由 兰博 于 2019-9-2 11:48 编辑 经全国大学生电子设计竞赛(简称竞赛)专家组评审、全国竞赛组委会批准,296 个参赛队获全国一等奖,847 个参赛队获全国二等奖,现将获奖名单(初评 ......
兰博 电子竞赛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2904  2351  2167  1972  2373  8  4  17  26  39 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved