电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

VI-J4D-CW-S

产品描述Isolated DC/DC Converters VI J00/200 - 72 Vin, 85 Vout, 100 W, C Product Grade
产品类别电源/电源管理    电源电路   
文件大小655KB,共8页
制造商VICOR
官网地址http://www.vicorpower.com/
下载文档 详细参数 全文预览

VI-J4D-CW-S在线购买

供应商 器件名称 价格 最低购买 库存  
VI-J4D-CW-S - - 点击查看 点击购买

VI-J4D-CW-S概述

Isolated DC/DC Converters VI J00/200 - 72 Vin, 85 Vout, 100 W, C Product Grade

VI-J4D-CW-S规格参数

参数名称属性值
是否无铅含铅
是否Rohs认证不符合
厂商名称VICOR
Reach Compliance Codenot_compliant
ECCN代码EAR99
模拟集成电路 - 其他类型DC-DC REGULATED POWER SUPPLY MODULE
最大输入电压100 V
最小输入电压55 V
标称输入电压72 V
JESD-30 代码R-XDMA-P9
JESD-609代码e0
最大负载调整率0.2%
功能数量1
输出次数1
端子数量9
最高工作温度100 °C
最低工作温度-25 °C
最大输出电压93.5 V
最小输出电压42.5 V
标称输出电压85 V
封装主体材料UNSPECIFIED
封装形状RECTANGULAR
封装形式MICROELECTRONIC ASSEMBLY
峰值回流温度(摄氏度)NOT SPECIFIED
认证状态Not Qualified
表面贴装NO
技术HYBRID
温度等级OTHER
端子面层TIN LEAD OVER COPPER
端子形式PIN/PEG
端子位置DUAL
处于峰值回流温度下的最长时间NOT SPECIFIED
最大总功率输出100 W
微调/可调输出YES
如何安装XP与Wince双系统呢?
现在想安装XP与Wince双系统,要求在开机后能出现选项选择是进入XP系统还是Wince系统,不知道该怎么办?请问有没有人安装过?或者有什么好的建议,请指点指点,呵呵!谢谢大家!...
baandmaandme WindowsCE
C6000系列DSP的GPIO框图
首先看一下GPIO的框图:通过查看GPIO框图,我们可以得出许多信息:DIR寄存器控制GPIO管脚是输入还是输出,其中,对应bit置0表示该管脚配置为输出管脚;对应bit置1表示该管脚配置为输入管脚。若一个GPIO管脚配置为Output,给SET_DATA寄存器对应位置1,将使该管脚输出高电平,给CLR_DATA寄存器对应位置1,将使该管脚输出低电平。需要注意的是:向SET_DATA和CLR_DA...
火辣西米秀 DSP 与 ARM 处理器
[新版中科蓝讯AB32VG1 RISC-V开发板] - 0:开箱贴 - 在这一点上它超越了“UNO”
[i=s] 本帖最后由 MianQi 于 2021-8-6 12:57 编辑 [/i]刚收到的板子:管脚的引出明显是兼容Arduino UNO:刚开始还以为这个螺丝孔的位置不方便也兼容了UNO:这样也不行:这样还是不行:正在想,要不要像对待UNO那样,换个口径的螺丝,做成这样:突然发现了这个螺丝孔:于是就行了,得到了想要的效果:...
MianQi 国产芯片交流
ADCPro 和 DXP FAQ 常见问题
ADCPro是什么?精确数据转换器 WikiADCPro是什么?ADCPro是一款基于 LabVIEW 的工具,能够与各种 ADSxxxx 器件配合使用,让您无需编写自己的代码即可评估数据转换器的性能。我们提供各种测试插件(示波器、FFT 以及直方图等)帮助用户评估器件性能。ADCPro软件配套提供一款名为 Triple Gen 的测试 EVM。有了 Triple Gen,您可使用任何测试插件对工...
qwqwqw2088 模拟与混合信号
有奖调查|是德科技入门级研发示波器EXR上线有惊喜!
介绍是德科技新发布的入门级研发示波器EXR前,请各位客官允许在下先介绍一下本次有奖调查的活动参与方式~ [手打作揖]!微信扫描识别下方二维码,填写并提交调查问卷即可!奖品设置:加湿器、蓝牙耳机、倍思附件包、无线充电鼠标垫* 本次活动只针对业内人士,活动解释权归是德科技市场部。2020年,注定将载入人类集体乃至每个人的史册,是德科技却依然逆流而上,在今年5月发布了业界领先的带AI功能的8合1实时示波...
EEWORLD社区 测试/测量
求助, FPGA-to-SDRAM 如何连接qsys,和fpga如何读写数据。
首先讲一下我的思路,说得不对的地方,希望大家帮忙纠正:1.在hps端DDR中预留一段空间,具体设置uboot bootargsmem=512M.2.然后fpga望预留的空间读写数据,hps把需要的数据拷贝到预留空间。问题:1.Qsys中如何连线,是否需要NIOS协助。2.hps端直接对物理地址转换为虚拟地址,然后对虚拟地址进行操作吗?3.这中方式和AXI Bridge 速度上那个更快速些。4.如何...
tc317891209 Altera SoC

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 156  737  801  1348  1589 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved