电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

NAND01GR4A2CV6F

产品描述32M X 16 FLASH 3V PROM, 35 ns, PDSO48
产品类别存储   
文件大小398KB,共56页
制造商ST(意法半导体)
官网地址http://www.st.com/
下载文档 详细参数 全文预览

NAND01GR4A2CV6F概述

32M X 16 FLASH 3V PROM, 35 ns, PDSO48

32M × 16 FLASH 3V 可编程只读存储器, 35 ns, PDSO48

NAND01GR4A2CV6F规格参数

参数名称属性值
功能数量1
端子数量48
最大工作温度70 Cel
最小工作温度0.0 Cel
最大供电/工作电压3.6 V
最小供电/工作电压2.7 V
额定供电电压3 V
最大存取时间35 ns
加工封装描述12 X 17 MM, 0.65 MM HEIGHT, ROHS COMPLIANT, PLASTIC, USOP-48
无铅Yes
欧盟RoHS规范Yes
状态TRANSFERRED
包装形状RECTANGULAR
包装尺寸SMALL OUTLINE, VERY THIN PROFILE, SHRINK PITCH
表面贴装Yes
端子形式GULL WING
端子间距0.5000 mm
端子涂层NOT SPECIFIED
端子位置DUAL
包装材料PLASTIC/EPOXY
温度等级COMMERCIAL
内存宽度16
组织32M X 16
存储密度5.37E8 deg
操作模式ASYNCHRONOUS
位数3.36E7 words
位数32M
内存IC类型FLASH 3V PROM
串行并行PARALLEL

文档预览

下载PDF文档
NAND128-A, NAND256-A
NAND512-A, NAND01G-A
128 Mbit, 256 Mbit, 512 Mbit, 1 Gbit (x8/x16)
528 Byte/264 Word Page, 1.8V/3V, NAND Flash Memories
PRELIMINARY DATA
FEATURES SUMMARY
HIGH DENSITY NAND FLASH MEMORIES
– Up to 1 Gbit memory array
– Up to 32 Mbit spare area
– Cost effective solutions for mass storage
applications
NAND INTERFACE
– x8 or x16 bus width
– Multiplexed Address/ Data
– Pinout compatibility for all densities
SUPPLY VOLTAGE
– 1.8V device: V
DD
= 1.7 to 1.95V
– 3.0V device: V
DD
= 2.7 to 3.6V
PAGE SIZE
– x8 device: (512 + 16 spare) Bytes
– x16 device: (256 + 8 spare) Words
BLOCK SIZE
– x8 device: (16K + 512 spare) Bytes
– x16 device: (8K + 256 spare) Words
PAGE READ / PROGRAM
– Random access: 12µs (max)
– Sequential access: 50ns (min)
– Page program time: 200µs (typ)
COPY BACK PROGRAM MODE
– Fast page copy without external buffering
FAST BLOCK ERASE
– Block erase time: 2ms (Typ)
STATUS REGISTER
ELECTRONIC SIGNATURE
CHIP ENABLE ‘DON’T CARE’ OPTION
– Simple interface with microcontroller
AUTOMATIC PAGE 0 READ AT POWER-UP
OPTION
– Boot from NAND support
– Automatic Memory Download
SERIAL NUMBER OPTION
Figure 1. Packages
TSOP48 12 x 20mm
WSOP48 12 x 17 x 0.65mm
FBGA
VFBGA55 8 x 10 x 1mm
TFBGA55 8 x 10 x 1.2mm
VFBGA63 8.5 x 15 x 1mm
TFBGA63 8.5 x 15 x 1.2mm
HARDWARE DATA PROTECTION
– Program/Erase locked during Power
transitions
DATA INTEGRITY
– 100,000 Program/Erase cycles
– 10 years Data Retention
DEVELOPMENT TOOLS
– Error Correction Code software and
hardware models
– Bad Blocks Management and Wear
Leveling algorithms
– PC Demo board with simulation software
– File System OS Native reference software
– Hardware simulation models
July 2004
1/56
This is preliminary information on a new product now in development or undergoing evaluation. Details are subject to change without notice.
周计划+基于RL78G14的公交一体机
瑞萨电子RL78/G14评估板DIY周计划模板试用者ID:206697 fulifhy周计划周论坛提交内容 9.16-9.22 (第一周)看RL78G14相关资料,熟悉开发板,准备DIY相关电路,外围电路模块用杜邦线和开发板相 ......
fulifhy 瑞萨MCU/MPU
TI 工程师年度总结:处理器(热门产品:MSP430、C2000、C6000™多核等)精选问答
MSP430™16位超低功耗MCU相关: 关于MSP430 32kHz 晶体振荡器的相关问题 客户在使用MSP430时经常遇到32KHz晶振不起振或停振等问题,现在将之前收藏的总结和相关文档和大家分享 ......
eric_wang DSP 与 ARM 处理器
atmega 164pa 2uart code
我想從atemga 168改為atmega 164pa 程式可以直接copy過去嗎?? 還需要編輯什麼?? 我現在想做得如我的圖所示 想同時建立藍芽與RS-485的通訊 想用UART的寫法 請問code如何編議? ...
wefe185 Microchip MCU
没有type.h头文件
我在论坛了下载了LPC1768的示例程序,基本上都是官方的那个,但是他们每个main都有引入一个头文件type.h,然而示例程序里并没有包含type.h,结果总是编译不过,我知道这个头文件里面都是各种数 ......
xinrugujing NXP MCU
关于TMS320C6678的EMIF16 NOR Flash程序自加载的实现
一.C6678的加载综述 C6678的加载实质上就是将各核的代码按段分别写到各自的L2 SRAM.这个过程的实现可以用很多种方式,于是就有了多种bootmode,比如EMIF16 boot、SRIO boot、Ethernet boot、PC ......
Aguilera DSP 与 ARM 处理器
聊一聊久违的电赛
来到这个论坛就会想起1年以前,去中国石油大学参加的电子设计大赛,那时的我,还是一名大三的学生。 那时的我其实并不知道电子设计大赛到底是怎么回事,只知道到时候我们带着作品去 ......
Adaxinhai 电子竞赛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2791  2720  2525  542  2441  55  15  4  7  36 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved