电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

NAND128R3A2CZB1

产品描述32M X 16 FLASH 3V PROM, 35 ns, PDSO48
产品类别存储   
文件大小398KB,共56页
制造商ST(意法半导体)
官网地址http://www.st.com/
下载文档 详细参数 全文预览

NAND128R3A2CZB1概述

32M X 16 FLASH 3V PROM, 35 ns, PDSO48

32M × 16 FLASH 3V 可编程只读存储器, 35 ns, PDSO48

NAND128R3A2CZB1规格参数

参数名称属性值
功能数量1
端子数量48
最大工作温度70 Cel
最小工作温度0.0 Cel
最大供电/工作电压3.6 V
最小供电/工作电压2.7 V
额定供电电压3 V
最大存取时间35 ns
加工封装描述12 X 17 MM, 0.65 MM HEIGHT, ROHS COMPLIANT, PLASTIC, USOP-48
无铅Yes
欧盟RoHS规范Yes
状态TRANSFERRED
包装形状RECTANGULAR
包装尺寸SMALL OUTLINE, VERY THIN PROFILE, SHRINK PITCH
表面贴装Yes
端子形式GULL WING
端子间距0.5000 mm
端子涂层NOT SPECIFIED
端子位置DUAL
包装材料PLASTIC/EPOXY
温度等级COMMERCIAL
内存宽度16
组织32M X 16
存储密度5.37E8 deg
操作模式ASYNCHRONOUS
位数3.36E7 words
位数32M
内存IC类型FLASH 3V PROM
串行并行PARALLEL

文档预览

下载PDF文档
NAND128-A, NAND256-A
NAND512-A, NAND01G-A
128 Mbit, 256 Mbit, 512 Mbit, 1 Gbit (x8/x16)
528 Byte/264 Word Page, 1.8V/3V, NAND Flash Memories
PRELIMINARY DATA
FEATURES SUMMARY
HIGH DENSITY NAND FLASH MEMORIES
– Up to 1 Gbit memory array
– Up to 32 Mbit spare area
– Cost effective solutions for mass storage
applications
NAND INTERFACE
– x8 or x16 bus width
– Multiplexed Address/ Data
– Pinout compatibility for all densities
SUPPLY VOLTAGE
– 1.8V device: V
DD
= 1.7 to 1.95V
– 3.0V device: V
DD
= 2.7 to 3.6V
PAGE SIZE
– x8 device: (512 + 16 spare) Bytes
– x16 device: (256 + 8 spare) Words
BLOCK SIZE
– x8 device: (16K + 512 spare) Bytes
– x16 device: (8K + 256 spare) Words
PAGE READ / PROGRAM
– Random access: 12µs (max)
– Sequential access: 50ns (min)
– Page program time: 200µs (typ)
COPY BACK PROGRAM MODE
– Fast page copy without external buffering
FAST BLOCK ERASE
– Block erase time: 2ms (Typ)
STATUS REGISTER
ELECTRONIC SIGNATURE
CHIP ENABLE ‘DON’T CARE’ OPTION
– Simple interface with microcontroller
AUTOMATIC PAGE 0 READ AT POWER-UP
OPTION
– Boot from NAND support
– Automatic Memory Download
SERIAL NUMBER OPTION
Figure 1. Packages
TSOP48 12 x 20mm
WSOP48 12 x 17 x 0.65mm
FBGA
VFBGA55 8 x 10 x 1mm
TFBGA55 8 x 10 x 1.2mm
VFBGA63 8.5 x 15 x 1mm
TFBGA63 8.5 x 15 x 1.2mm
HARDWARE DATA PROTECTION
– Program/Erase locked during Power
transitions
DATA INTEGRITY
– 100,000 Program/Erase cycles
– 10 years Data Retention
DEVELOPMENT TOOLS
– Error Correction Code software and
hardware models
– Bad Blocks Management and Wear
Leveling algorithms
– PC Demo board with simulation software
– File System OS Native reference software
– Hardware simulation models
July 2004
1/56
This is preliminary information on a new product now in development or undergoing evaluation. Details are subject to change without notice.
Stellaris® MCU 的 Cortex 微控制器软件接口标准 (CMSIS):DSP 头文件
TI新出的资料Stellaris® MCU 的 Cortex 微控制器软件接口标准 (CMSIS):DSP 头文件...
蓝雨夜 微控制器 MCU
DSP28335—CMD文件解读
CMD文件里有两个基本的段:初始化段和非初始化段。初始化段包含代码和常数等必须在DSP上电之后有效的数。故初始化块必须保存在如片内FLASH等非易失性存储器中,非初始化段中含有在程序运行过程 ......
灞波儿奔 DSP 与 ARM 处理器
单片机编程入门视频教程书籍推荐,零基础手把手教你学好单片机。
410994 这几天看到很多学友,不知怎么进行51单片机的学习。想学好单片机其实并不困难,单片机是一门实践性非常强的学科,学习时要理论怀实践并重,现在网上学习单片机的资料比较多,重也不是每 ......
fasetr 51单片机
MSP430G2553的IO口输出
用G2553的P1端口作为普通的IO口驱动L298N模块,问题是模块连上5V的直流电机后,电机两端的电压才1.55V,并不是5V,这是什么原因导致的呢? ...
易爆炸弹 微控制器 MCU
把kernel从vivi向u-boot移植的时候遇到问题了!
三星提供的kernel是for vivi 的,但俺想用u-boot来引导,结果移植上去之后,u-boot是跑起来了,但是引导kernel却出问题了 看了kernel的头部的二进制数据,发现kernel的格式竟然还和bootloade ......
04616115 嵌入式系统
问个sdram的问题
对于sdram来说,当片选(CS#)为高时,数据线和地址线处于什么状态啊?好像不是高阻态。...
huifei 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2152  398  946  80  1889  5  17  48  54  51 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved