电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EA583M000DGR

产品描述LVPECL Output Clock Oscillator, 583MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530EA583M000DGR概述

LVPECL Output Clock Oscillator, 583MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EA583M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率583 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
PCB电测技术分析
一、电性测试 PCB板在生产过程中,难免因外在因素而造成短路、断路及漏电等电性上的瑕疵,再加上PCB不断朝高密度、细间距及多层次的演进,若未能及时将不良板筛检出来,而任其流入制程中,势必 ......
咖啡不加糖 PCB设计
pic16的射频通信
pic16进行rf通信,不使用曼彻斯特编码,cc1120怎么接收数据??...
mimihh Microchip MCU
MSP430F149,  HC_SR04测距
本帖最后由 执着666666 于 2019-7-12 16:26 编辑 请教各位大佬,为什么我用MSP430F149, HC_SR04测距,中断里的S值一直不能返回到主程序中。液晶屏一直显示0M,到底错哪里了 #incl ......
执着666666 单片机
请教WM_SETSEL的使用
请问高手们,WM_SETSEL怎么用呢, 总是出错提示“未声明的标识符”, 还有这个消息能用在静态控件上吗? 多谢各位。...
eeworldcom 嵌入式系统
SIMterix-Simplis~8~
记得之前读书时候学门电路就是用门电路搭三人表决器,虽然已经过了很久,但这个还是比较经典的,咱们就用SIMterix-simplis来复现下。 首先新建一个 voter.v的文件,如果用的是VScode记得安装 ......
xutong 模拟电子
protel99分割电层布线DRC后提示“warning”
各位楼主好,这是小辈用protel99做的项目。不过每次分割电层布线DRC后总会提示25个“warning”,如下:具体内容附件也有,麻烦各位大侠帮忙指点,不胜感激!~~ data:image/png;base64,iVBORw0K ......
tryishi PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1066  236  2843  2619  894  29  13  38  51  41 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved