电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531NA282M000DG

产品描述LVDS Output Clock Oscillator, 282MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531NA282M000DG概述

LVDS Output Clock Oscillator, 282MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531NA282M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率282 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
如何改变 windows ce 程序的默认的部署位置?
我现在程序是在vs2005上开发,然后通过usb部署程序到windows ce 5.0系统的开发板上,因为自带的内存32M有限,我在开发板上安装了一个SD卡128M(我的程序带有数据库,时间长了比较耗空间)。程序 ......
ntdx 嵌入式系统
【颁奖礼】注册泰克MDO示波器礼券活动
活动详情:>>注册泰克MDO示波器礼券 拿精美蓝牙耳机和纤细激光笔! 此活动已结束,真心感谢参与活动的网友们!有你们的大力支持,我们的活动才搞的更好,以下是获奖者名单,看看有木有自己的 ......
EEWORLD社区 测试/测量
FPGA助力芯片成本降低,ASIC会否坐以待毙?
FPGA(现场可编程逻辑器件)产品近几年的演进趋势越来越明显:一方面,FPGA供应商致力于采用当前最先进的工艺来提升产品的性能,降低产品的成本;另一方面,越来越多的通用IP(知识产权)或客户 ......
interview FPGA/CPLD
[1920x1080] 路过发现几张不错的壁纸,奉献了![10P]
路过发现几张不错的壁纸,奉献了! ...
绿茶 聊聊、笑笑、闹闹
chunyang大哥原来是你
最近论坛出现了chunyang大哥,开始也没注意 ,一直感觉chunyang大哥懂得很多,技术很高,回答别人的问题热心而又准确,今天早上因为M0坏了,没心思学习,就在21翻帖子,无意间发现了春阳,原来 ......
常见泽1 聊聊、笑笑、闹闹
关于RS232电平和TTL电平转换的一些问题
微处理器这边有一个DB9,PC那边是USB插孔,然后连接时候使用一根USB转串口线,进行微处理器与PC之间的通信,请问这之间的电平是怎么转换的呢? ...
zhandizhandi 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2772  2706  685  2016  1540  15  57  26  23  50 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved