电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531EC428M000DGR

产品描述LVPECL Output Clock Oscillator, 428MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531EC428M000DGR概述

LVPECL Output Clock Oscillator, 428MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531EC428M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率428 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
如何选择合适的射频模块
本帖最后由 Jacktang 于 2020-6-15 22:56 编辑 要选择合适的射频模块,以下几个问题我们都需要搞搞清楚:无线设备该通多远、该用多大的功率、如何扩大通信距离、天线是否该重视、该选什么 ......
Jacktang 无线连接
Altium Designer 通用破解(可用于AD15)
看到每个版本的Altium Desginer都有人出来帖破解方法,其实我们用到的破解工具是通用的,对各个版本并没啥区别; 所以这里直接帖一个通用破解文件,破解过程比较简单,附件中有说明;...
beyondsakai PCB设计
2017年慕尼黑东芝在线展会专题:直通东芝展台看点
没空去上海慕尼黑逛展会,一览2017年东芝电子展的内容?EEworld小编带你飞,四大展区一个都不少,手机端&PC端均可观看{:1_102:} >>在线展会入口,欢迎进入 四大展区包含: 288599 ......
nmg 综合技术交流
小菜鸟刚入道 问问题 希望大家能帮助
在VS。NET 环境中使用WINCE模拟器 怎么建立 SQLCE 数据库啊??...
weiguozwg 嵌入式系统
虚拟架子鼓------移植Beacon到BlueMicrosystem2
虚拟架子鼓正常情况下应该由2个鼓棒组成为了方便我使用SensorTile通过BLE的广播方式把传感器数据发送到手机这样一个手机就可以收到多个SensorTile的数据,无需建立连接BlueMicrosystem2_V2.2.0 ......
littleshrimp MEMS传感器
MXCHIP 1081
177437 给的资料表竟然没这个。h文件 ...
wangluwuhan 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1719  2079  2482  1216  2784  42  22  47  25  8 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved