电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AA1301M00DG

产品描述LVPECL Output Clock Oscillator, 1301MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531AA1301M00DG概述

LVPECL Output Clock Oscillator, 1301MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AA1301M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1301 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
最近几天遇到的wince的几个紧急问题
问题一、wince6.0 下启动c#写的程序超级慢,比wince5.0还要慢,怎么可能呢?请问大家是什么原因?我发现MFC程序启动也比较慢,为何?难道是我选的组件有问题,下面贴出来给大家分析一下。 winc ......
卫增天 嵌入式系统
InstaSPIN™ 无刷直流 (BLDC) 实验室
本帖最后由 Aguilera 于 2020-3-12 21:47 编辑 一.简介 对于这个实验室,我们在使用三相 BLDC 电机套件,此套件具有 DRV8312 和 Piccolo™ MCU(DRV8312- C2-KIT)(也可使用DRV8302-HC-C ......
Aguilera 微控制器 MCU
Multisim模拟文氏桥无法起振的问题
本帖最后由 QCheng5453 于 2014-8-20 17:27 编辑 尝试用Multisim模拟文氏桥振荡电路如下图,发现当采用二极管稳幅时能正常起振和稳幅。E:\Document\Multisim\screen capture\二极管稳幅文氏 ......
QCheng5453 模拟电子
snaphero(决对好的绿色抓图软件)
snaphero(决对好的绿色抓图软件)...
feifei 嵌入式系统
易电源学习成绩与心得
哈哈!拿到了100分!! 105199 学习心得: 易电源纳米模块在一个微小解决方案尺寸中整合了易用性和高性能。此外它还具有高性能的特点,包括低输出波纹、低 EMI 和高效率。 105200105201 ......
apple飘98 模拟与混合信号
电子行业专用拜年贴
在新年来临之即: 愿大家的快乐被三极管放大 生活的磕磕绊绊被二极管整流 一生幸福被爱的芯片集成 甜蜜生活让电容储存 前进的道路零电阻 让变压器把这祥和的节日变幻成五彩缤纷的世界 让 ......
funnylogic 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1542  151  522  2070  2146  29  46  56  7  1 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved