电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74ALVCH16373DL112

产品描述Latches 3.3V 16-BIT D TRANS
产品类别半导体    逻辑   
文件大小717KB,共18页
制造商NXP(恩智浦)
官网地址https://www.nxp.com
下载文档 详细参数 选型对比 全文预览

74ALVCH16373DL112在线购买

供应商 器件名称 价格 最低购买 库存  
74ALVCH16373DL112 - - 点击查看 点击购买

74ALVCH16373DL112概述

Latches 3.3V 16-BIT D TRANS

74ALVCH16373DL112规格参数

参数名称属性值
产品种类
Product Category
Latches
制造商
Manufacturer
NXP(恩智浦)
RoHSDetails
Number of Circuits2 Circuit
Logic TypeTTL
Logic FamilyALVC
PolarityNon-Inverting
Quiescent Current40 uA
Number of Output Lines16 Line
High Level Output Current- 24 mA
传播延迟时间
Propagation Delay Time
2.1 ns at 3.3 V
电源电压-最大
Supply Voltage - Max
3.6 V
电源电压-最小
Supply Voltage - Min
2.3 V
最小工作温度
Minimum Operating Temperature
- 40 C
最大工作温度
Maximum Operating Temperature
+ 85 C
封装 / 箱体
Package / Case
SSOP-48
系列
Packaging
Tube
FunctionTransparent
高度
Height
2.35 mm
长度
Length
16 mm
安装风格
Mounting Style
SMD/SMT
Number of Channels16 Channels
Number of Input Lines16 Line
工作电源电压
Operating Supply Voltage
1.8 V, 2.5 V, 3.3 V
输出类型
Output Type
3-State
Reset TypeNo Reset
工厂包装数量
Factory Pack Quantity
1581
Supply Current - Max200 nA
类型
Type
D-Type
宽度
Width
7.6 mm
单位重量
Unit Weight
0.021175 oz

文档预览

下载PDF文档
74ALVCH16373
2.5 V/3.3 V 16-bit D-type transparent latch; 3-state
Rev. 6 — 10 July 2012
Product data sheet
1. General description
The 74ALVCH16373 is 16-bit D-type transparent latch featuring separate D-type inputs for
each latch and 3-state outputs for bus oriented applications.
Incorporates bus hold data inputs which eliminate the need for external pull-up or
pull-down resistors to hold unused inputs.
One latch enable (LE) input and one output enable (OE) are provided per 8-bit section.
The 74ALVCH16373 consists of 2 sections of eight D-type transparent latches with 3-state
true outputs. When LE is HIGH, data at the nDn inputs enter the latches. In this condition
the latches are transparent, therefore a latch output will change each time its
corresponding D-input changes.
When LE is LOW, the latches store the information that was present at the nDn inputs at a
set-up time preceding the LOW-to-HIGH transition of LE. When OE is LOW, the contents
of the eight latches are available at the outputs. When OE is HIGH, the outputs go to the
high-impedance OFF-state. Operation of the OE input does not affect the state of the
latches.
2. Features and benefits
Wide supply voltage range from 1.2 V to 3.6 V
Complies with JEDEC standard JESD8-B
CMOS low power consumption
MULTIBYTE flow-through standard pin-out architecture
Low inductance multiple V
CC
and GND pins for minimum noise and ground bounce
Direct interface with TTL levels
All data inputs have bus hold
Output drive capability 50
transmission lines at 85
C
Current drive
24
mA at V
CC
= 3.0 V

74ALVCH16373DL112相似产品对比

74ALVCH16373DL112 74ALVCH16373DL118
描述 Latches 3.3V 16-BIT D TRANS
产品种类
Product Category
Latches Latches
制造商
Manufacturer
NXP(恩智浦) NXP(恩智浦)
RoHS Details Details
Number of Circuits 2 Circuit 2 Circuit
Logic Type TTL TTL
Logic Family ALVC ALVC
Polarity Non-Inverting Non-Inverting
Quiescent Current 40 uA 40 uA
Number of Output Lines 16 Line 16 Line
High Level Output Current - 24 mA - 24 mA
传播延迟时间
Propagation Delay Time
2.1 ns at 3.3 V 2.1 ns at 3.3 V
电源电压-最大
Supply Voltage - Max
3.6 V 3.6 V
电源电压-最小
Supply Voltage - Min
2.3 V 2.3 V
最小工作温度
Minimum Operating Temperature
- 40 C - 40 C
最大工作温度
Maximum Operating Temperature
+ 85 C + 85 C
封装 / 箱体
Package / Case
SSOP-48 SSOP-48
系列
Packaging
Tube Reel
Function Transparent Transparent
高度
Height
2.35 mm 2.35 mm
长度
Length
16 mm 16 mm
安装风格
Mounting Style
SMD/SMT SMD/SMT
Number of Channels 16 Channels 16 Channels
Number of Input Lines 16 Line 16 Line
工作电源电压
Operating Supply Voltage
1.8 V, 2.5 V, 3.3 V 1.8 V, 2.5 V, 3.3 V
输出类型
Output Type
3-State 3-State
Reset Type No Reset No Reset
工厂包装数量
Factory Pack Quantity
1581 1000
Supply Current - Max 200 nA 200 nA
类型
Type
D-Type D-Type
宽度
Width
7.6 mm 7.6 mm
单位重量
Unit Weight
0.021175 oz 0.021175 oz
我的C语言学迷了!帮忙大神看一下《数字的处理与判断》
本帖最后由 bqgup 于 2021-8-23 19:43 编辑 #我的C语言学迷了!帮忙大神看一下《数字的处理与判断》 ##问题描述 559053 ##我的代码 ```cpp #include #include int main() { int ......
bqgup 创意市集
eeworld里面要在贴子里面贴图该怎么办?图放在自己的电脑里面删除了在eeworld的网页上就看不到了。
eeworld里面要在贴子里面贴图该怎么办?图放在自己的电脑里面删除了在eeworld的网页上就看不到了。...
sbdhgxm 嵌入式系统
MSP430之GPIO&ADC&串口
最近做的采集设备,采用低功耗的MSP430,。主控芯片需要完成完成三个功能:恒流芯片的驱动(四个管脚输出),8通道ADC转换,波特率230400串口通信。调试完成,每1ms启动一次转换与串口发送数 ......
Jacktang 微控制器 MCU
提取同步信号
夏老师您好!:) 我最近在做曼彻斯特解码,在做到同步信号提取这一步时,通过锁相现在将曼码的边沿信号提取成脉冲信号了,但是曼码上,连续的‘1’和连续的‘0’中间处的时钟信号没提取出来, ......
Flotant_wings FPGA/CPLD
powerpc e300 的浮点运算怎么加
powerpc e300 的浮点运算怎么加...
sun00000 嵌入式系统
寻找高人帮忙,关于使用VC++和WINIO控制PCI插槽是否使用的源代码
因工作需要,急需这方面的资料,请高手帮忙!谢谢!...
hlw0510940108 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 54  2320  1191  1561  1386  19  31  36  41  50 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved