电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530BA315M000DGR

产品描述LVDS Output Clock Oscillator, 315MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530BA315M000DGR概述

LVDS Output Clock Oscillator, 315MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530BA315M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率315 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
求TMS320VC5509/A的中文资料
最近学习使用5509芯片处理数据,因之前没有接触过DSP芯片,很是陌生,英文资料看起来费劲啊,还忘大侠们提供此芯片相关中文资料供学习、参考,小弟万分感谢!!!...
张某某 DSP 与 ARM 处理器
跪求FTDI的驱动D2xx和有过ft254开发经验的大侠!
最近小弟在用的板子上的usb用的是ft245am的usb芯片,但是插到电脑里识别不了,是不是没装驱动?所以想问问那位大哥有它的驱动,在此先谢过各位了...
ruiqing2007 嵌入式系统
虚拟磁盘问题,可能是内存访问有问题
我修改了 FileDisk.c 这个虚拟磁盘源码,把它改成像还原精灵差不多。 功能:把对虚拟磁盘的写操作定向到另一个文件。 这样下次虚拟出来的磁盘就还是原来的。 程序设计:1、申请一块内存记录有 ......
fossilren 嵌入式系统
请问如何在TI官网下载430例程
在官网没找到下载界面啊,大家可以告诉我方法么?我要找MSP430F167的例程。 ...
tanzhiying 微控制器 MCU
一周精彩回顾:2018.8.6-8.10
hi,大家好~~又到了我们的一周精彩回顾时间啦,快来看一看吧~ 精彩帖子推荐: @littleshrimp GD32-Colibri-F350Rx评测 GD32-Colibri-F350Rx(GD32F350)开发板ADC例程 GD32-Colibri-F ......
okhxyyo 聊聊、笑笑、闹闹
Raw-OS 操作系统特性
采用了目前业界最先进的hybrid(混合中断架构)不仅实现了最大关中断时间为0us,cpu利用率更是远超越ucos 3等实时系统。内核最大关中断时间无限接近0us(整个内核最大关中断时间只有20句汇编), s3 ......
凌海滨 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2562  1945  2398  1978  2352  52  40  49  48  47 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved