电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74LVT240SJX

产品类别逻辑    逻辑   
文件大小316KB,共10页
制造商Fairchild
官网地址http://www.fairchildsemi.com/
标准
下载文档 详细参数 选型对比 全文预览

74LVT240SJX在线购买

供应商 器件名称 价格 最低购买 库存  
74LVT240SJX - - 点击查看 点击购买

74LVT240SJX规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Fairchild
零件包装代码SOIC
包装说明SOP, SOP20,.3
针数20
Reach Compliance Codecompliant
控制类型ENABLE LOW
系列LVT
JESD-30 代码R-PDSO-G20
JESD-609代码e3
长度12.6 mm
负载电容(CL)50 pF
逻辑集成电路类型BUS DRIVER
最大I(ol)0.064 A
湿度敏感等级1
位数4
功能数量2
端口数量2
端子数量20
最高工作温度85 °C
最低工作温度-40 °C
输出特性3-STATE
输出极性INVERTED
封装主体材料PLASTIC/EPOXY
封装代码SOP
封装等效代码SOP20,.3
封装形状RECTANGULAR
封装形式SMALL OUTLINE
包装方法TAPE AND REEL
峰值回流温度(摄氏度)260
电源3.3 V
最大电源电流(ICC)16.5 mA
Prop。Delay @ Nom-Sup4 ns
传播延迟(tpd)4.6 ns
认证状态Not Qualified
座面最大高度2.1 mm
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)2.7 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
技术BICMOS
温度等级INDUSTRIAL
端子面层Matte Tin (Sn)
端子形式GULL WING
端子节距1.27 mm
端子位置DUAL
处于峰值回流温度下的最长时间NOT SPECIFIED
宽度5.3 mm
Base Number Matches1

文档预览

下载PDF文档
74LVT240, 74LVTH240 — Low Voltage Octal Buffer/Line Driver with 3-STATE Outputs
January 2008
74LVT240, 74LVTH240
Low Voltage Octal Buffer/Line Driver with 3-STATE Outputs
Features
Input and output interface capability to systems at
General Description
The LVT240 and LVTH240 are inverting octal buffers
and line drivers designed to be employed as memory
address drivers, clock drivers and bus oriented transmit-
ters or receivers which provides improved PC board
density.
The LVTH240 data inputs include bushold, eliminating
the need for external pull-up resistors to hold unused
inputs.
These octal buffers and line drivers are designed for low-
voltage (3.3V) V
CC
applications, but with the capability to
provide a TTL interface to a 5V environment. The LVT240
and LVTH240 are fabricated with an advanced BiCMOS
technology to achieve high speed operation similar to 5V
ABT while maintaining low power dissipation.
5V V
CC
Bushold data inputs eliminate the need for external
pull-up resistors to hold unused inputs (74LVTH240),
also available without bushold feature (74LVT240)
Live insertion/extraction permitted
Power Up/Down high impedance provides glitch-free
bus loading
Outputs source/sink –32mA/+64mA
Functionally compatible with the 74 series 240
Latch-up performance exceeds 500mA
ESD performance:
– Human-body model
>
2000V
– Machine model
>
200V
– Charged-device model
>
1000V
Ordering Information
Order Number
74LVT240WM
74LVT240SJ
74LVT240MSA
74LVT240MTC
74LVTH240WM
74LVTH240SJ
74LVTH240MSA
74LVTH240MTC
Package
Number
M20B
M20D
MSA20
MTC20
M20B
M20D
MSA20
MTC20
Package Description
20-Lead Small Outline Integrated Circuit (SOIC), JEDEC MS-013, 0.300" Wide
20-Lead Small Outline Package (SOP), EIAJ TYPE II, 5.3mm Wide
20-Lead Shrink Small Outline Package (SSOP), JEDEC MO-150, 5.3mm Wide
20-Lead Thin Shrink Small Outline Package (TSSOP), JEDEC MO-153, 4.4mm
Wide
20-Lead Small Outline Integrated Circuit (SOIC), JEDEC MS-013, 0.300" Wide
20-Lead Small Outline Package (SOP), EIAJ TYPE II, 5.3mm Wide
20-Lead Shrink Small Outline Package (SSOP), JEDEC MO-150, 5.3mm Wide
20-Lead Thin Shrink Small Outline Package (TSSOP), JEDEC MO-153, 4.4mm
Wide
Device also available in Tape and Reel. Specify by appending suffix letter “X” to the ordering number.
All packages are lead free per JEDEC: J-STD-020B standard.
©1999 Fairchild Semiconductor Corporation
74LVT240, 74LVTH240 Rev. 1.5.0
www.fairchildsemi.com

74LVT240SJX相似产品对比

74LVT240SJX 74LVT240WMX 74LVT240MSAX
描述 Buffers u0026 Line Drivers Octal Buf/Line Drv
是否Rohs认证 符合 符合 符合
厂商名称 Fairchild Fairchild Fairchild
零件包装代码 SOIC SOIC SSOP
包装说明 SOP, SOP20,.3 0.300 INCH, MS-013, SOIC-20 5.30 MM, MO-150, SSOP-20
针数 20 20 20
Reach Compliance Code compliant unknown compliant
控制类型 ENABLE LOW ENABLE LOW ENABLE LOW
系列 LVT LVT LVT
JESD-30 代码 R-PDSO-G20 R-PDSO-G20 R-PDSO-G20
JESD-609代码 e3 e3 e3
长度 12.6 mm 12.8015 mm 7.2 mm
负载电容(CL) 50 pF 50 pF 50 pF
逻辑集成电路类型 BUS DRIVER BUS DRIVER BUS DRIVER
最大I(ol) 0.064 A 0.064 A 0.064 A
湿度敏感等级 1 1 1
位数 4 4 4
功能数量 2 2 2
端口数量 2 2 2
端子数量 20 20 20
最高工作温度 85 °C 85 °C 85 °C
最低工作温度 -40 °C -40 °C -40 °C
输出特性 3-STATE 3-STATE 3-STATE
输出极性 INVERTED INVERTED INVERTED
封装主体材料 PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY
封装代码 SOP SOP SSOP
封装等效代码 SOP20,.3 SOP20,.4 SSOP20,.3
封装形状 RECTANGULAR RECTANGULAR RECTANGULAR
封装形式 SMALL OUTLINE SMALL OUTLINE SMALL OUTLINE, SHRINK PITCH
包装方法 TAPE AND REEL TAPE AND REEL TAPE AND REEL
峰值回流温度(摄氏度) 260 260 260
电源 3.3 V 3.3 V 3.3 V
最大电源电流(ICC) 16.5 mA 16.5 mA 16.5 mA
Prop。Delay @ Nom-Sup 4 ns 4 ns 4 ns
传播延迟(tpd) 4.6 ns 4.6 ns 4.6 ns
认证状态 Not Qualified Not Qualified Not Qualified
座面最大高度 2.1 mm 2.642 mm 2.05 mm
最大供电电压 (Vsup) 3.6 V 3.6 V 3.6 V
最小供电电压 (Vsup) 2.7 V 2.7 V 2.7 V
标称供电电压 (Vsup) 3.3 V 3.3 V 3.3 V
表面贴装 YES YES YES
技术 BICMOS BICMOS BICMOS
温度等级 INDUSTRIAL INDUSTRIAL INDUSTRIAL
端子面层 Matte Tin (Sn) Matte Tin (Sn) MATTE TIN
端子形式 GULL WING GULL WING GULL WING
端子节距 1.27 mm 1.27 mm 0.65 mm
端子位置 DUAL DUAL DUAL
处于峰值回流温度下的最长时间 NOT SPECIFIED NOT SPECIFIED NOT SPECIFIED
宽度 5.3 mm 7.493 mm 5.3 mm
Base Number Matches 1 1 1
【晒样片】+ CAN总线接口设计套件样片
此次申请我选择了TI设计套件 172158 最近在使用rs485总线,所以也想学习一下CAN总线,所以选择了CAN总线接口的相关设计套件,查看芯片手册,是否满足你的设计需求,若满足,选择一键免费申请 ......
hh376158101 TI技术论坛
MSP430移植ucos官方例程
大家还在纠结如何在MSP430上移植ucos么?现在我告诉你TI有官方的指导手册和示例代码了,不但有ucosii的还有ucosiii的,链接如下:http://www.ti.com/ww/en/mcu/micrium/index.shtml 附件上传一 ......
wstt 微控制器 MCU
编译32位的内核
最近小弟出来碰到一个问题,就是发现编译出来的内核是64位的,最终致使wifi的驱动无法编译过去 出现的错误如下: make -C tools make: Entering directory `/wifi/2009_0416_RT2070_Linux_ ......
liangmao 嵌入式系统
出一本新书《LED驱动电源100例》
放到家里闲置了,20元出了,不包邮的 186983 186984 有意QQ联系,见下面签名档,非常勿扰,谢谢 ...
yyl830113 淘e淘
nRF2401/905芯片资料
中文的!nRF2401/905芯片资料...
lianrusong 无线连接
从昨晚开始就看到好多的恶意攻击的帖子
强烈谴责一下 请论坛的技术人员对这些人做一些屏蔽措施 谢谢。。。 ...
wgsxsm 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1528  914  2611  715  2576  30  32  11  12  1 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved