电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74AC191SJX

产品类别逻辑    逻辑   
文件大小114KB,共10页
制造商Fairchild
官网地址http://www.fairchildsemi.com/
标准
下载文档 详细参数 全文预览

74AC191SJX在线购买

供应商 器件名称 价格 最低购买 库存  
74AC191SJX - - 点击查看 点击购买

74AC191SJX规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Fairchild
零件包装代码SOIC
包装说明5.30 MM, EIAJ TYPE2, SOP-16
针数16
Reach Compliance Codecompliant
其他特性TCO OUTPUT
计数方向BIDIRECTIONAL
系列AC
JESD-30 代码R-PDSO-G16
JESD-609代码e3
长度10.2 mm
负载电容(CL)50 pF
负载/预设输入YES
逻辑集成电路类型BINARY COUNTER
最大频率@ Nom-Sup65000000 Hz
最大I(ol)0.012 A
工作模式SYNCHRONOUS
湿度敏感等级1
位数4
功能数量1
端子数量16
最高工作温度85 °C
最低工作温度-40 °C
封装主体材料PLASTIC/EPOXY
封装代码SOP
封装等效代码SOP16,.3
封装形状RECTANGULAR
封装形式SMALL OUTLINE
包装方法TAPE AND REEL
峰值回流温度(摄氏度)260
电源3.3/5 V
传播延迟(tpd)16 ns
认证状态Not Qualified
座面最大高度2.1 mm
最大供电电压 (Vsup)6 V
最小供电电压 (Vsup)2 V
标称供电电压 (Vsup)3 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子面层Matte Tin (Sn)
端子形式GULL WING
端子节距1.27 mm
端子位置DUAL
处于峰值回流温度下的最长时间NOT SPECIFIED
触发器类型POSITIVE EDGE
宽度5.3 mm
最小 fmax133 MHz
Base Number Matches1

文档预览

下载PDF文档
74AC191 Up/Down Counter with Preset and Ripple Clock
November 1988
Revised November 1999
74AC191
Up/Down Counter with Preset and Ripple Clock
General Description
The AC191 is a reversible modulo 16 binary counter. It fea-
tures synchronous counting and asynchronous presetting.
The preset feature allows the AC191 to be used in pro-
grammable dividers. The Count Enable input, the Terminal
Count output and the Ripple Clock output make possible a
variety of methods of implementing multistage counters. In
the counting modes, state changes are initiated by the ris-
ing edge of the clock.
Features
s
I
CC
reduced by 50%
s
High speed—133 MHz typical count frequency
s
Synchronous counting
s
Asynchronous parallel load
s
Cascadable
s
Outputs source/sink 24 mA
Ordering Code:
Order Number
74AC191SC
74AC191SJ
74AC191MTC
74AC191PC
Package Number
M16A
M16D
MTC16
N16E
Package Description
16-Lead Small Outline Integrated Circuit (SOIC), JEDEC MS-012, 0.150” Narrow Body
16-Lead Small Outline Package (SOP), EIAJ TYPE II, 5.3mm Wide
16-Lead Thin Shrink Small Outline Package (TSSOP), JEDEC MO-153, 4.4mm Wide
16-Lead Plastic Dual-In-Line Package (PDIP), JEDEC MS-001, 0.300” Wide
Device also available in Tape and Reel. Specify by appending suffix letter “X” to the ordering code.
Logic Symbols
Connection Diagram
IEEE/IEC
Pin Descriptions
Pin Names
CE
CP
P
0
–P
3
PL
U /D
Q
0
–Q
3
RC
TC
Description
Count Enable Input
Clock Pulse Input
Parallel Data Inputs
Asynchronous Parallel Load Input
Up/Down Count Control Input
Flip-Flop Outputs
Ripple Clock Output
Terminal Count Output
FACT is a trademark of Fairchild Semiconductor Corporation.
© 1999 Fairchild Semiconductor Corporation
DS009940
www.fairchildsemi.com

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1284  1134  1378  1656  2526  39  13  27  16  53 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved