电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

70V657S10BF8

产品描述SRAM 32Kx36 STD-PWR, 3.3V DUAL-PORT RAM
产品类别存储   
文件大小192KB,共24页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 详细参数 全文预览

70V657S10BF8在线购买

供应商 器件名称 价格 最低购买 库存  
70V657S10BF8 - - 点击查看 点击购买

70V657S10BF8概述

SRAM 32Kx36 STD-PWR, 3.3V DUAL-PORT RAM

70V657S10BF8规格参数

参数名称属性值
产品种类
Product Category
SRAM
制造商
Manufacturer
IDT(艾迪悌)
RoHSNo
封装 / 箱体
Package / Case
CABGA-208
系列
Packaging
Reel
高度
Height
1.4 mm
长度
Length
15 mm
工厂包装数量
Factory Pack Quantity
1000
宽度
Width
15 mm

文档预览

下载PDF文档
HIGH-SPEED 3.3V
IDT70V659/58/57S
128/64/32K x 36
ASYNCHRONOUS DUAL-PORT
STATIC RAM
Features
True Dual-Port memory cells which allow simultaneous
access of the same memory location
High-speed access
– Commercial: 10/12/15ns (max.)
– Industrial: 12/15ns (max.)
Dual chip enables allow for depth expansion without
external logic
IDT70V659/58/57 easily expands data bus width to 72 bits
or more using the Master/Slave select when cascading
more than one device
M/S = V
IH
for
BUSY
output flag on Master,
M/S = V
IL
for
BUSY
input on Slave
Busy and Interrupt Flags
On-chip port arbitration logic
Full on-chip hardware support of semaphore signaling
between ports
Fully asynchronous operation from either port
Separate byte controls for multiplexed bus and bus
matching compatibility
Supports JTAG features compliant to IEEE 1149.1
LVTTL-compatible, single 3.3V (±150mV) power supply for
core
LVTTL-compatible, selectable 3.3V (±150mV)/2.5V (±100mV)
power supply for I/Os and control signals on each port
Available in a 208-pin Plastic Quad Flatpack, 208-ball fine
pitch Ball Grid Array, and 256-ball Ball Grid Array
Industrial temperature range (–40°C to +85°C) is available
for selected speeds
Green parts available, see ordering information
BE
3R
BE
2R
BE
1R
BE
0R
Functional Block Diagram
BE
3L
BE
2L
BE
1L
BE
0L
R/
W
L
CE
0L
CE
1L
B
E
0
L
B
E
1
L
B
E
2
L
B
E
3
L
BBBB
EEEE
3 2 10
RRRR
R/
W
R
CE
0R
CE
1R
OE
L
Dout0-8_L
Dout0-8_R
Dout9-17_L
Dout9-17_R
Dout18-26_L Dout18-26_R
Dout27-35_L Dout27-35_R
OE
R
128/64/32K x 36
MEMORY
ARRAY
I/O
0L-
I/O
35L
Di n_L
Di n_R
I/O
0R -
I/O
35R
A
16 L(1)
A
0L
Address
Decoder
ADDR_L
ADDR_R
Address
Decoder
A
16R(1)
A
0R
CE
0L
CE
1L
OE
L
R/W
L
BUSY
L(2,3)
SEM
L
INT
L(3)
ARBITRATION
INTERRUPT
SEMAPHORE
LOGIC
OE
R
R/W
R
CE
0R
CE
1R
M/S
BUSY
R(2,3)
SEM
R
INT
R(3)
TDI
TDO
JTAG
TMS
TCK
TRST
4869 drw 01
NOTES:
1. A
16
is a NC for IDT70V658. Also, Addresses A
16
and A
15
are NC's for IDT70V657.
2.
BUSY
is an input as a Slave (M/S=V
IL
) and an output when it is a Master (M/S=V
IH
).
3.
BUSY
and
INT
are non-tri-state totem-pole outputs (push-pull).
OCTOBER 2008
DSC-4869/7
1
©2008 Integrated Device Technology, Inc.
stm32全套视频视频教程分享!
楼主上次分享的stm32的视频教程,有很多人说链接失效了,所以今天在这里重新分享一次,大家可以看看! 百度云:http://pan.baidu.com/s/1geEXxMN 密码:5i9h ...
深入细化 嵌入式系统
基于DFRobot四路电机驱动板的智能小车行走机械及电气部分初步完成
经过十多天的时间,用旧点钞机作底盘的智能小车终于基本完成了行走机械和电气部分的制作,小车可以自动行走了,但避障和智能控制等部分尚未做好,因此小车目前处于“乱走”的状态, ......
hujj 电机控制
【跟TI学电源】系列------TI针对便携设备应用的的供电设计
TPS650061功能概述 TPS650061是一个多功能、高效率的电源管理IC,专为便携式应用设计。它集成了一个2.25MHz降压转换器和两个低压降稳压器,体积小巧,QFN封装。TPS650061的供电顺序很 ......
qwqwqw2088 模拟与混合信号
[实例]轻松现实wifi远程RS485总线(多节点总线)
本次实例采用的37L2-485模块,是由37L2模块和L2RS485模块焊接而成。 使用时,接上AB两线和电源线即可。不需要区分主从机。 636727 使用步骤: 1、将一个37L2-485模块与总线主 ......
cortex_M3 单片机
分频程序老编译不过去,,如何整????
library ieee; use ieee.std_logic_1164.all; use ieee.std_logic_unsigned.all; entity fenpin is port(clk:in std_logic;--输入时钟 cmd:in std_logic_vector(7 downto 0);--分频指令cm ......
pyy1980 FPGA/CPLD
网线 共八根 6跟接VGA 两个接音频,怎么接
本帖最后由 jameswangsynnex 于 2015-3-3 20:02 编辑 网线 共八根 6跟接VGA 两个接音频,怎么接 ...
yuzhiyong 消费电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 943  2914  1775  1652  263  19  59  36  34  6 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved