电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530HB887M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 887MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530HB887M000DGR概述

CMOS/TTL Output Clock Oscillator, 887MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530HB887M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率887 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【平头哥RVB2601创意应用开发】四 从SGP30环境传感器都取eCO2和TVOC
本帖最后由 anni_zzg 于 2022-5-22 21:55 编辑 一。硬件电路连接 环境传感器我直接从淘宝购买的SGP30模块,它所提供的接口如下: 607555 CH2601开发板的I2C接口: 607563 ......
anni_zzg 玄铁RISC-V活动专区
# 2017-8-15 # 记忆科技苏州\上海\北京\深圳研发中心最新招聘职位
欢迎关注记忆科技,推荐自荐请联系maqiao@ramaxel.com,或关注如下公众号:zuixinzhaopinxinxi (添加以下二维码自动关注记忆科技/忆联/核芯 最新研发招聘信息) ......
maggiemamaqiao 求职招聘
建议:希望在发表电子书籍时,发帖者把书籍信息能填写一下
为了不重复的发同样的资料,并且能够使得大家很快的找到需要的电子书籍查阅。我觉得论坛有必要做一个电子书籍发布的一个规则,这样便于大家浏览与下载,而且能够更好地利用好全部的网站的存储资 ......
chen8710 为我们提建议&公告
【问TI】问问关于TI Cortex-A9的问题
据说主频可以达到1.8G,能跑win8?...
wanghongyang DSP 与 ARM 处理器
基于LabVIEW的模拟实验数据采集与处理系统开发
基于LabVIEW的模拟实验数据采集与处理系统开发...
安_然 测试/测量
TWS耳机充电仓原理图1
最简单的耳机充电仓电路原图. ...
Fred_1977 电路观察室

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 981  2622  1745  2855  339  37  11  2  14  52 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved