电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CY22801KSXC-014T

产品描述Clock Generators u0026 Support Products UPCG 3.3V
产品类别半导体    模拟混合信号IC   
文件大小625KB,共25页
制造商Cypress(赛普拉斯)
下载文档 详细参数 全文预览

CY22801KSXC-014T在线购买

供应商 器件名称 价格 最低购买 库存  
CY22801KSXC-014T - - 点击查看 点击购买

CY22801KSXC-014T概述

Clock Generators u0026 Support Products UPCG 3.3V

CY22801KSXC-014T规格参数

参数名称属性值
产品种类
Product Category
Clock Generators & Support Products
制造商
Manufacturer
Cypress(赛普拉斯)
RoHSDetails
类型
Type
Programmable Clock Generators
工作电源电压
Operating Supply Voltage
3.3 V
系列
Packaging
Reel
工厂包装数量
Factory Pack Quantity
2500
电源电压-最大
Supply Voltage - Max
3.47 V
电源电压-最小
Supply Voltage - Min
3.14 V

文档预览

下载PDF文档
CY22801
Universal Programmable Clock Generator
(UPCG)
Universal Programmable Clock Generator (UPCG)
Features
Functional Description
The CY22801 is a flash-programmable clock generator that
supports various applications in consumer and communications
markets. The device uses the Cypress-proprietary PLL along
with Spread Spectrum and VCXO technology to make it one of
the most versatile clock synthesizers in the market. The device
uses a Cypress-proprietary PLL to drive up to three configurable
outputs in an 8-pin SOIC.
The CY22801 is programmed with an easy-to-use programmer
dongle, the CY36800, in conjunction with the CyClocksRT™
software. This enables fast sample generation of prototype
builds for user-defined frequencies. Cypress’s value-added
distribution partners and third-party programming systems from
BP Microsystems, HiLo Systems, and others, can also be
contacted for large production quantities. A JEDEC file needs to
be configured to program CY22801, which can be generated
using the CyClocksRT™ software.
For a complete list of related documentation, click
here.
Integrated phase-locked loop (PLL)
Field-Programmable
Input frequency range:
Crystal: 8 MHz to 30 MHz
CLKIN: 1 MHz to 133 MHz
Low-voltage complementary metal oxide semiconductor
(LVCMOS) output frequency:
Up to 200 MHz (commercial grade)
Up to 166.6 MHz (industrial grade)
Special Features:
Spread Spectrum
VCXO
Inputs: PD or OE, FS
Low-jitter, high-accuracy outputs
3.3 V operation
Commercial and industrial temperature ranges
8-pin small-outline integrated circuit (SOIC) package
Serial interface for device configuration
Logic Block Diagram
XIN/CLKIN
XOUT
SDAT/FS0/
VCXO/OE
/PD#
VCXO
VCXO
REF
with Logic
Serial I/F
with
Control
Logic
PLL
Divider
1
Switch
Matrix
Divider
2
CLKA
FS2
SCLK
/FS1
SDAT
/FS0
/PD#
CLKB/
FS1/
SCLK
CLKC
/FS2
OE
Cypress Semiconductor Corporation
Document Number: 001-15571 Rev. *L
198 Champion Court
San Jose
,
CA 95134-1709
408-943-2600
Revised June 26, 2015
跪求解释此硬件电路~~~~~
原文:由于轮椅控制器采用的是双极性模式,有四个功率管:T1、T2、T3、T4,其中 T1 和 T4 的 PWM 脉冲信号是相同的,T2 和 T3 的 PWM 脉冲是相同的,T1 与 T2 的 PWM 脉冲是互补的。而从 DSP 出 ......
saikk DSP 与 ARM 处理器
用stm32f4内部ram做缓存显示正常,用sdram显示图像模糊!求解惑!
使用内部rom为LTDC缓存地址 显示正常: 用SDRAM做缓存 图像很模糊 !http://www.openedv.com/upload/2015/10/20/6ea94ca372a9acf97f0a16edf561ad17_163.jpg 对SDRAM读取数据校验正常! ......
2459878559 stm32/stm8
问一个有关消息队列的问题
这几天做相关项目的测试,有个问题不解: 在vxworks环境下有两个任务A和B,B的优先级高 B接收消息并通过驱动函数转发出去,消息队列中最大消息个数为500个,添加了流量控制,每转发3包个则延 ......
dandantcb 嵌入式系统
LPC2132 驱动ILI9320 TFT 程序问题
这是一个TFT显示一幅红色图片的程序,但是在板上运行时,显示完一幅完整的图片要得差不多一个小时,不知道是什么原因, 请各位大侠 挥指知之间 指点指点 ..................不胜感激. #i ......
Randy302 单片机
arm linux驱动make发生的错误,大家帮忙看看
编的一个驱动,用的是2.6.22内核,交叉编译器是arm-linux-gcc 3.4.1。 下面是我的makefile文件: KERNELDIR :=/home/arm/linux-2.6.22.19 PWD :=$(shell pwd) CFLAGS =-D__KERNEL__ -DMODUL ......
xiongyi6 Linux开发
多个PLL使用的问题
我先用了一个PLL分频,之后再接一个时钟选择模块,如图,之后我还想要对这个选择时钟继续分频,还能不能再用PLL分频呢?我试过了编译通不过,有没有人做过相似的呢?求指教。 ...
zhenpeng25 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2027  2127  803  970  1828  40  6  36  26  44 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved