电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

NLVVHC1G86DTT1G

产品描述Logic Gates SGL 2-Input Exclsive OR Gate
产品类别逻辑    逻辑   
文件大小118KB,共6页
制造商ON Semiconductor(安森美)
官网地址http://www.onsemi.cn
下载文档 详细参数 全文预览

NLVVHC1G86DTT1G在线购买

供应商 器件名称 价格 最低购买 库存  
NLVVHC1G86DTT1G - - 点击查看 点击购买

NLVVHC1G86DTT1G概述

Logic Gates SGL 2-Input Exclsive OR Gate

NLVVHC1G86DTT1G规格参数

参数名称属性值
Brand NameON Semiconductor
是否无铅不含铅
厂商名称ON Semiconductor(安森美)
零件包装代码TSOP
包装说明TSSOP, TSOP5/6,.11,37
针数5
制造商包装代码483
Reach Compliance Codecompliant
Factory Lead Time4 weeks
系列AHC/VHC/H/U/V
JESD-30 代码R-PDSO-G5
JESD-609代码e3
长度3 mm
负载电容(CL)50 pF
逻辑集成电路类型XOR GATE
最大I(ol)0.008 A
湿度敏感等级1
功能数量1
输入次数2
端子数量5
最高工作温度125 °C
最低工作温度-55 °C
封装主体材料PLASTIC/EPOXY
封装代码TSSOP
封装等效代码TSOP5/6,.11,37
封装形状RECTANGULAR
封装形式SMALL OUTLINE, THIN PROFILE, SHRINK PITCH
包装方法TR
峰值回流温度(摄氏度)NOT SPECIFIED
电源2/5.5 V
最大电源电流(ICC)0.04 mA
Prop。Delay @ Nom-Sup12 ns
传播延迟(tpd)19.5 ns
认证状态Not Qualified
施密特触发器NO
筛选级别AEC-Q100
座面最大高度1.1 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)2 V
标称供电电压 (Vsup)5 V
表面贴装YES
技术CMOS
温度等级MILITARY
端子面层Tin (Sn)
端子形式GULL WING
端子节距0.95 mm
端子位置DUAL
处于峰值回流温度下的最长时间NOT SPECIFIED
宽度1.5 mm

文档预览

下载PDF文档
MC74VHC1G86
Single 2-Input
Exclusive OR Gate
The MC74VHC1G86 is an advanced high speed CMOS 2−input
Exclusive OR gate fabricated with silicon gate CMOS technology.
The internal circuit is composed of three stages, including a buffer
output which provides high noise immunity and stable output.
The MC74VHC1G86 input structure provides protection when
voltages up to 7 V are applied, regardless of the supply voltage. This
allows the MC74VHC1G86 to be used to interface 5 V circuits to 3 V
circuits.
Features
http://onsemi.com
MARKING
DIAGRAMS
5
SC−88A / SOT−353 / SC−70
DF SUFFIX
CASE 419A
V8 M
G
G
M
High Speed: t
PD
= 3.5 ns (Typ) at V
CC
= 5 V
Low Power Dissipation: I
CC
= 1
mA
(Max) at T
A
= 25°C
Power Down Protection Provided on Inputs
Balanced Propagation Delays
Pin and Function Compatible with Other Standard Logic Families
Chip Complexity: FETs = 54
NLV Prefix for Automotive and Other Applications Requiring
Unique Site and Control Change Requirements; AEC−Q100
Qualified and PPAP Capable
These Devices are Pb−Free and are RoHS Compliant
1
TSOP−5 / SOT−23 / SC−59
DT SUFFIX
CASE 483
V8
M
G
= Device Code
= Date Code*
= Pb−Free Package
V8 M
G
G
(Note: Microdot may be in either location)
*Date Code orientation and/or position may
vary depending upon manufacturing location.
IN B
1
5
V
CC
PIN ASSIGNMENT
IN A
2
1
2
3
GND
3
4
OUT Y
4
5
IN B
IN A
GND
OUT Y
V
CC
Figure 1. Pinout
(Top View)
FUNCTION TABLE
Inputs
A
B
L
H
L
H
Output
Y
L
H
H
L
IN A
IN B
=1
OUT Y
Figure 2. Logic Symbol
L
L
H
H
See detailed ordering and shipping information in the package
dimensions section on page 4 of this data sheet.
ORDERING INFORMATION
©
Semiconductor Components Industries, LLC, 2013
September, 2013
Rev. 19
1
Publication Order Number:
MC74VHC1G86/D
驱动编写问题
驱动如何编写,...
aqhjh 嵌入式系统
2018年3月版主芯币及实物礼品奖励公告
大家好,按照最新的奖励细则对辛苦付出的版主们给予奖励。 版主福利>>>EEWORLD版主奖励细则 2018年3月获得奖励版主名单如下: 350694 请获得实物奖励的版主在一周内跟帖确认个人资料中的 ......
eric_wang 为我们提建议&公告
ULP Advisor 使用期间bug说明
小右派说::论坛上下载的IAR MSP430 5.5 集成了ULP advisor,具体解释ULP advisor就是ultra low power advisor ,即使这个ULP.exe程序会对你的代码检查,给你提供省电的建议。 小右派说::看 ......
小右派 微控制器 MCU
使用RLDRAM控制器时的一点疑惑
在使用XILINX的RLDRAM控制器的时候,有一点不解的地方 控制器在用户接口一侧,数据宽度为72bit,地址为24位,其中低三位为bank地址 然而在系统接口一侧,数据宽度为36bit,地址为19+3=22 ......
xiaoxin1 FPGA/CPLD
迅为-IMX6Q开发板Android应用测试-AndroidStudio-录音机测试
本章配套资料在网盘资料“iTOP-i.MX6 开发板资料汇总(不含光盘资料)\06_iTOP-iMX6 开发板Android应用开发环境软件以及源码\08_Android Studio 测试程序\iTOP-iMX6-AndroidStudio-AudioRe ......
遥寄山川 ARM技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2170  195  2146  1963  2041  3  27  10  52  18 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved