电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74AC157SC

产品类别逻辑    逻辑   
文件大小97KB,共9页
制造商Fairchild
官网地址http://www.fairchildsemi.com/
标准
下载文档 详细参数 全文预览

74AC157SC在线购买

供应商 器件名称 价格 最低购买 库存  
74AC157SC - - 点击查看 点击购买

74AC157SC规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Fairchild
零件包装代码SOIC
包装说明0.150 INCH, MS-012, SOIC-16
针数16
Reach Compliance Codeunknown
Is SamacsysN
系列AC
JESD-30 代码R-PDSO-G16
JESD-609代码e3
长度9.9 mm
负载电容(CL)50 pF
逻辑集成电路类型MULTIPLEXER
最大I(ol)0.012 A
湿度敏感等级1
功能数量4
输入次数2
输出次数1
端子数量16
最高工作温度85 °C
最低工作温度-40 °C
输出极性TRUE
封装主体材料PLASTIC/EPOXY
封装代码SOP
封装等效代码SOP16,.25
封装形状RECTANGULAR
封装形式SMALL OUTLINE
峰值回流温度(摄氏度)260
电源3.3/5 V
Prop。Delay @ Nom-Sup9 ns
传播延迟(tpd)12 ns
认证状态Not Qualified
座面最大高度1.75 mm
最大供电电压 (Vsup)6 V
最小供电电压 (Vsup)2 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子面层Matte Tin (Sn)
端子形式GULL WING
端子节距1.27 mm
端子位置DUAL
处于峰值回流温度下的最长时间NOT SPECIFIED
宽度3.9 mm
Base Number Matches1

文档预览

下载PDF文档
74AC157 • 74ACT157 Quad 2-Input Multiplexer
November 1988
Revised November 1999
74AC157 • 74ACT157
Quad 2-Input Multiplexer
General Description
The AC/ACT157 is a high-speed quad 2-input multiplexer.
Four bits of data from two sources can be selected using
the common Select and Enable inputs. The four outputs
present the selected data in the true (noninverted) form.
The AC/ACT157 can also be used as a function generator.
Features
s
I
CC
and I
OZ
reduced by 50%
s
Outputs source/sink 24 mA
s
ACT157 has TTL-compatible inputs
Ordering Code:
Order Number
74AC157SC
74AC157SJ
74AC157MTC
74AC157PC
74ACT157SC
74ACT157SJ
74ACT157MTC
74ACT157PC
Package Number
M16A
M16D
MTC16
N16E
M16A
M16D
MTC16
N16E
Package Description
16-Lead Small Outline Integrated Circuit (SOIC), JEDEC MS-012, 0.150” Narrow Body
16-Lead Small Outline Package (SOP), EIAJ TYPE II, 5.3mm Wide
16 -Lead Thin Shrink Small Outline Package (TSSOP), JEDEC MO-153, 4.4mm Wide
16-Lead Plastic Dual-In-Line Package (PDIP), JEDEC MS-001, 0.300” Wide
16-Lead Small Outline Integrated Circuit (SOIC), JEDEC MS-012, 0.150” Narrow Body
16-Lead Small Outline Package (SOP), EIAJ TYPE II, 5.3mm Wide
16 -Lead Thin Shrink Small Outline Package (TSSOP), JEDEC MO-153, 4.4mm Wide
16-Lead Plastic Dual-In-Line Package (PDIP), JEDEC MS-001, 0.300” Wide
Device also available in Tape and Reel. Specify by appending suffix letter “X” to the ordering code.
Logic Symbols
Connection Diagram
IEEE/IEC
Pin Descriptions
Pin Names
I
0a
–I
0d
I
1a
–I
1d
E
S
Z
a
–Z
d
Description
Source 0 Data Inputs
Source 1 Data Inputs
Enable Input
Select Input
Outputs
FACT is a trademark of Fairchild Semiconductor Corporation.
© 1999 Fairchild Semiconductor Corporation
DS009929
www.fairchildsemi.com

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1235  1466  1074  2893  822  31  8  38  24  43 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved