电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

7140SA55CGI

产品描述Dual-Port SRAM, 1KX8, 55ns, CMOS, CDIP48, 0.620 X 2.430 INCH, 0.150 INCH HEIGHT, GREEN, SIDE BRAZED, DIP-48
产品类别存储    存储   
文件大小169KB,共21页
制造商IDT (Integrated Device Technology)
标准
下载文档 详细参数 全文预览

7140SA55CGI概述

Dual-Port SRAM, 1KX8, 55ns, CMOS, CDIP48, 0.620 X 2.430 INCH, 0.150 INCH HEIGHT, GREEN, SIDE BRAZED, DIP-48

7140SA55CGI规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
零件包装代码DIP
包装说明DIP, DIP48,.6
针数48
Reach Compliance Codecompliant
ECCN代码EAR99
最长访问时间55 ns
I/O 类型COMMON
JESD-30 代码R-CDIP-T48
JESD-609代码e3
长度60.96 mm
内存密度8192 bit
内存集成电路类型DUAL-PORT SRAM
内存宽度8
功能数量1
端口数量2
端子数量48
字数1024 words
字数代码1000
工作模式ASYNCHRONOUS
最高工作温度85 °C
最低工作温度-40 °C
组织1KX8
输出特性3-STATE
封装主体材料CERAMIC, METAL-SEALED COFIRED
封装代码DIP
封装等效代码DIP48,.6
封装形状RECTANGULAR
封装形式IN-LINE
并行/串行PARALLEL
峰值回流温度(摄氏度)225
电源5 V
认证状态Not Qualified
座面最大高度4.826 mm
最大待机电流0.03 A
最小待机电流4.5 V
最大压摆率0.19 mA
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装NO
技术CMOS
温度等级INDUSTRIAL
端子面层MATTE TIN
端子形式THROUGH-HOLE
端子节距2.54 mm
端子位置DUAL
处于峰值回流温度下的最长时间20
宽度15.24 mm
Base Number Matches1

文档预览

下载PDF文档
HIGH SPEED
1K X 8 DUAL-PORT
STATIC SRAM
Features
IDT7130SA/LA
IDT7140SA/LA
High-speed access
– Commercial: 20/25/35/55/100ns (max.)
– Industrial: 25/55/100ns (max.)
– Military: 25/35/55/100ns (max.)
Low-power operation
– IDT7130/IDT7140SA
Active: 550mW (typ.)
Standby: 5mW (typ.)
– IDT7130/IDT7140LA
Active: 550mW (typ.)
Standby: 1mW (typ.)
MASTER IDT7130 easily expands data bus width to 16-or-
more-bits using SLAVE IDT7140
On-chip port arbitration logic (IDT7130 Only)
BUSY
output flag on IDT7130;
BUSY
input on IDT7140
INT
flag for port-to-port communication
Fully asynchronous operation from either port
Battery backup operation–2V data retention (LA only)
TTL-compatible, single 5V ±10% power supply
Military product compliant to MIL-PRF-38535 QML
Industrial temperature range (–40°C to +85°C) is available
for selected speeds
Available in 48-pin DIP, LCC and Ceramic Flatpack, 52-pin
PLCC, and 64-pin STQFP and TQFP
Green parts available, see ordering information
Functional Block Diagram
OE
L
CE
L
R/W
L
OE
R
CE
R
R/W
R
I/O
0L
- I/O
7L
I/O
Control
BUSY
L
(1,2)
I/O
0R
-I/O
7R
I/O
Control
BUSY
R
Address
Decoder
10
,
(1,2)
A
9L
A
0L
MEMORY
ARRAY
10
Address
Decoder
A
9R
A
0R
CE
L
OE
L
R/W
L
ARBITRATION
and
INTERRUPT
LOGIC
CE
R
OE
R
R/W
R
INT
L
(2)
INT
R
2689 drw 01
(2)
NOTES:
1. IDT7130 (MASTER):
BUSY
is open drain output and requires pullup resistor.
IDT7140 (SLAVE):
BUSY
is input.
2. Open drain output: requires pullup resistor.
FEBRUARY 2013
1
DSC-2689/15
©2013 Integrated Device Technology, Inc.
使用ADuC702x系列实现计数器
ADuC702x系列的输出端有一个片内可编程逻辑阵列,它由16个带触发器的门电路组成。该胶连逻辑可以用于实现不同的功能。本应用笔记说明如何实现一个3位计数器,但同样的原理也适用于简单序列产生 ......
雨中 ADI 工业技术
EVC 调试慢的问题
EVC 4.0 + SP4 + PPC 2003 + PPC2003SE CHS 每次单步调试很慢,一条语句运行要等上20多秒! 各位知不知道EVC4单步调试非常慢的 ......
markov 嵌入式系统
我用libnet和libpcap编了个网口转发程序,在pc上已经跑通了,我想到嵌入式板子上跑,该怎么做?谢谢
我不知道如何修改libnet的configure文件,在。./congfiure make make install是应该怎么做...
w2008r 嵌入式系统
基于LM324的放大电路
本帖最后由 paulhyde 于 2014-9-15 09:30 编辑 如题放大倍数要在500倍左右,最好能给出运用方程,谢谢 ...
476347130 电子竞赛
如何使用CPLD采集异步信号
场景:使用CPLD对一路串行数据进行解码,该数据没有随路时钟,频率固定但单bit相位不同,但恒定 我的想法:想要实现多时钟域采集异步信号,从外部引入一个与解码数据成倍数频率的时钟,利用这 ......
XCXBD FPGA/CPLD
请求关于LF2407A ad转换的问题
小弟初学dsp在做直接电机的PWM控制 其中电流反馈用到了ad转换 程序中用事件管理器A的定时器1的周期中断启动ad转换 程序已经可以进入中断 我只设了一个转换通道 但是每次采样读数 ......
tvn 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1659  1407  1781  2878  1702  46  1  17  34  12 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved