电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530FA597M000DG

产品描述LVDS Output Clock Oscillator, 597MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530FA597M000DG概述

LVDS Output Clock Oscillator, 597MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530FA597M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率597 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
1个定时器多处复用的问题
在程序中,有多处要利用到定时功能,而且定时时间并不统一,程序的多个部分需要用此定时器,请问大家说说有什么方案比较好呢?...
zhaojun_xf 单片机
wince下的hello world都运行不了
1、eeworld有无专门wince开发的栏目,在那 2、做了个wince 5的应用程序,最简单的hello world,通过ActiveSync同步到wince 5设备,运行test.exe,出现“忙”的光标闪一下子就消失了,界面也没 ......
fjjiin 嵌入式系统
刚发现STM32的TIM/PWM模块功能实在太弱了!
STM32做三相电机控制、变频器设计,TIM/PWM模块功能实在太弱了!OC1,OC1N.......OC3,OC3NTIM1_CH1.....TIM1_CH3N,TIME_CH3;下面是dsPIC30F2010介绍PWM模块具有以下特性:•6个具备3占 ......
chang0044 stm32/stm8
开车讲礼让,停车讲素质
随着社会经济的高速发展,百姓的物质生活也日益丰富起来,买房买车已经成为一种潮流和时尚,私家车的拥有量每年是成倍的往上翻,车为自己的生活,工作,休闲确实带来了许多方便,然而也带来许多 ......
清新 无线连接
图形化嵌入式系统设计打造强大的救生蜘蛛机器人
图形化嵌入式系统设计打造强大的救生蜘蛛机器人 以 蜘蛛机器人 做个参考资料...
蓝雨夜 机器人开发
等待任务列表中查找最高优先级的任务(ucos)的例子,看不懂,求详解。
以下是例子: 但是没看懂 26 是怎么运算得出的。 求解。 举例来说,如果.OSEventGrp的值是01101000(二进制),而对应的 OSUnMapTbl值为3,说明最高优先级任务所在的组是3。类似地 ,如 ......
yanse51 实时操作系统RTOS

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2419  630  1261  1180  139  18  4  37  30  28 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved