电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MB1241M00DGR

产品描述LVPECL Output Clock Oscillator, 1241MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531MB1241M00DGR概述

LVPECL Output Clock Oscillator, 1241MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MB1241M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1241 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【Atmel SAM R21创意大赛周计划】第0周 收到板子啦!
看到入围名单之后,把我高兴坏了,然后就一直盼着板子寄过来。今天一收到快递发的短信,立马就去取了! 快递包裹得很严实,迫不及待就打开了,忘记拍照了 :lol 果然,是两个板子 ......
义剑仗乾坤 单片机
[转帖]面对这样一位女大学生 IT圈招聘者的眼泪
4年前,我相信IT能改变人生,所以去应聘了自己Internet的第一份工作。 4年后,领导让我本着以"储备人才为目的,节约成本为宗旨"招聘几位适合公司发展的员工。 又一个女学生走进会议室来面试。 ......
mdsfnsa 无线连接
关于二阶有源低通滤波器的设计问题
我想问一下,二阶有源低通滤波器,它那几个电阻电容的值该怎么取啊。我看好多设计上,上面的两个一阶的电容电阻的组合取值都不相同啊。而模电书上,却还是取两个一阶参数相同,然后求得RC是个定 ......
光芒。 模拟电子
啊啊啊啊 数码管 最后一位不能控制!
啊啊啊啊 把后面四个注释掉就可以显示0206 然后后面四个来了就显示不了了。。。。求教。。 ...
tanvanyo 编程基础
编译代码遇到的问题
CCS5中编译,说找不到csl.h,转移到CCS3.3中编,说 _CACHE_clean符号未定义之类的,没有csl.h找不到的提示。在代码中搜索_CACHE_clean 其前缀为CSLAPI,这是个CSL库的API函数,猜CSL库没连接。指 ......
Jacktang 微控制器 MCU
请问铝条的最大电流密度是多少?
请问铝条的最大电流密度是多少?主要和什么有关?...
linda_xia 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1572  2036  1835  1396  2661  26  38  47  15  29 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved