电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CBWRSA3115533290653

产品描述band filters for 200ghz add/drop multiplexing
文件大小177KB,共3页
制造商BOOKHAM
官网地址http://www.bookham.com/
下载文档 全文预览

CBWRSA3115533290653概述

band filters for 200ghz add/drop multiplexing

文档预览

下载PDF文档
D
Band Filters for 200GHz
Add/Drop Multiplexing
Bookham band skip filters leverage the proprietary
Advanced Energetic Deposition (AED) process to
produce the industry’s best banded filter solution.
The AED process features state-of-the-art layer
thickness control to produce thin-film interference
filters that are unparalleled for optical add/drop
multiplexing (OADM) WDM applications.
Standard 5.5mm diameter packaging is available with the
boot/length specification needed to meet your
application. The optional compact packaging has
diameter of only 3.2mm. All Bookham filter components
are Telcordia GR-1221 qualified and 5/6 RoHS compliant.
Features
4-skip-0, 4-skip-1, & 4-skip-2
filters available
Deep reflection isolation for
minimized coherent crosstalk
Low express channel loss
Flat transmission passband
for cascading
Fewer skipped channels
Excellent temperature
stability
Options
Custom skip designs
available
Compact packaging: 3.2mm
diameter
Rugged packaging
Applications
Add/drop multiplexing
Metro and long-haul WDM
Banded Mux/Demux
Compliance
GR-1221 qualified
RoHS compliant (5/6)
N年前节省的零钱,剩下来的成了宝贝了!!!
本帖最后由 damiaa 于 2018-12-16 20:04 编辑 :loveliness: 392209 :congratulate: 392210 :victory: 392211 392212 392288 392289 392290 ...
damiaa 聊聊、笑笑、闹闹
linux下如何编译瑞萨的RH850系列单片机的程序?
RT,用IAR写好的工程,把源文件拿出来需要在linux下用CUnit做单元测试,编译器目前用的是gcc。 查了资料说要交叉编译,在网上只找到arm的交叉编译器arm-linux-gcc,想请教瑞萨的RH850系列单片 ......
痞子邓 瑞萨MCU/MPU
基于TMS320DM355的VGA视频采集系统的设计与实现
本文提出了以TMS320DM355为核心,对VGA信号进行实时采集及显示的系统方案。系统采用AD9883芯片将VGA信号数字化,利用FPGA芯片进行时序转换,修改了DM355的视频处理前端的驱动,最后利用linux操 ......
fish001 DSP 与 ARM 处理器
armlinux上SD卡驱动的开发是否与文件系统无关
我正在学习SD卡驱动的开发,硬件平台是arm9+linux2.4, 编写驱动时似乎并不用考虑文件系统是FAT还是ext2(3), 只把它当成一个块设备来看待。 这是我个人的看法,请做过的人点评指正。...
stillingermany Linux开发
求助
怎么用库函数禁用JTAG SWD功能...
c51arm7 stm32/stm8
帮助下
有这个图,用matlab里的simulink自动生成的verilog代码如下://-------------------------------------------------------------// //Module: mm//Simulink Path: mm//Created: 2011-07-22 22:0 ......
hhq520189 FPGA/CPLD

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 814  1282  2080  2647  1384  17  26  42  54  28 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved