电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PLL500-27

产品描述low power cmos output vcxo family (27mhz to 200mhz)
文件大小88KB,共5页
制造商PLL (PhaseLink Corporation)
下载文档 选型对比 全文预览

PLL500-27概述

low power cmos output vcxo family (27mhz to 200mhz)

文档预览

下载PDF文档
PLL500-27/-37/-47
Low Power CMOS Output VCXO Family (27MHz to 200MHz)
FEATURES
VCXO output for the 27MHz to 200MHz range
-
PLL500-27: 27MHz to 65MHz
-
PLL500-37: 65MHz to 130MHz
-
PLL500-47: 100MHz to 200MHz
Low phase noise (-130 dBc @ 10kHz offset).
CMOS output with OE tri-state control.
Selectable output drive (Standard or High drive).
-
Standard: 12mA drive capability at TTL level.
-
High: 36mA drive capability at TTL level.
Fundamental crystal input.
Integrated high linearity variable capacitors.
+/- 150 ppm pull range, max 5% linearity.
Low jitter (RMS): 2.5ps period jitter.
2.5-3.3V operation.
Available in 8-Pin SOIC or DIE.
PIN CONFIGURATION
XIN
DRIVSEL^
VCON
GND
1
2
3
4
8
7
6
5
XOUT
OE^
VDD
CLK
PLL500-x7
^: Denotes internal Pull-up
DIE PAD LAYOUT
8
1
2
7
6
3
4
5
DESCRIPTION
The PLL500-27/-37/-47 are a low cost, high perform-
ance, low phase noise, and high linearity VCXO fam-
ily for the 27 to 200MHz range, providing less than -
130dBc at 10kHz offset. The very low jitter (2.5 ps
RMS period jitter) makes these chips ideal for appli-
cations requiring voltage controlled frequency
sources. The IC’s are designed to accept fundamen-
tal resonant mode crystals.
FREQUENCY RANGE
PART #
PLL500-27
PLL500-37
PLL500-47
MULTIPLIER
No PLL
No PLL
No PLL
FREQUENCY
27 – 65 MHz
65 – 130 MHz
100 – 200 MHz
BLOCK DIAGRAM
XIN
XOUT
XTAL
OSC
VARICAP
OE
VCON
47745 Fremont Blvd., Fremont, California 94538 TEL (510) 492-0990 FAX (510) 492-0991
Rev 01/21/04 Page 1

PLL500-27相似产品对比

PLL500-27 PLL500-37 PLL500-27DC
描述 low power cmos output vcxo family (27mhz to 200mhz) low power cmos output vcxo family (27mhz to 200mhz) low power cmos output vcxo family (27mhz to 200mhz)
关于I/O的困惑!
因为想写一只关于SATA I/O的程序,这几天一直混在www.t13.org,但通读了ATA-1,并没有发现命令寄存器与端口(1f0-1f7)的对应关系.(文档中只解释了每个寄存器的含义)。根本没提及端口(1f0-1 ......
绝缘胶布 嵌入式系统
一个关于msp430fr5969的程序 改成 F5529的 程序的问题
190669 这是整个程序里面uart初始化时候的函数 在IAR里面把FR5969变成F5529后会有三个错误 1: P2SEL1 |= BIT0 | BIT1; 2: P2SEL0 &= ~(BIT | BIT1); 3: UCAOMC ......
Ben讨厌苦咖啡 微控制器 MCU
nrf24l01
无线24l01为何和电机一起用就不好用了啊,求大侠帮忙...
Ranchotang 无线连接
智能台灯
智能台灯...
tonytong DIY/开源硬件专区
软件无线电架构设计组件选择策略
当选择ASIC、FPGA或DSP时,设计人员应当考虑可程序性、整合度、开发周期、性能,以及功率等五项重要的选择准则, 上述准则中的任何一条都会对设计人员选择DSP、ASIC或FPGA产生直接的影 ......
bwandmff FPGA/CPLD
糗糗糗...该死的谷歌拼音
别人机器的谷歌拼音打sdf,出来“水电费” 我的机器,谷歌拼音sdf,出来“松岛枫” :L...
richiefang 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1648  2791  1481  466  1756  12  17  18  51  25 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved