电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PLL102-05SCL

产品描述low skew output buffer
文件大小218KB,共6页
制造商PLL (PhaseLink Corporation)
下载文档 选型对比 全文预览

PLL102-05SCL概述

low skew output buffer

文档预览

下载PDF文档
PLL102-05
Low Skew Output Buffer
FEATURES
Frequency range 25 ~ 60MHz.
Internal phase locked loop will allow spread spec-
trum modulation on reference clock to pass to the
outputs (up to 100kHz SST modulation).
Zero input - output delay.
Less than 700 ps device - device skew.
Less than 250 ps skew between outputs.
Less than 150 ps cycle - cycle jitter.
Output Enable function tri-state outputs.
3.3V operation.
Available in 8-Pin 150mil SOIC.
PIN CONFIGURATION
REF
CLK2
CLK1
GND
1
2
3
4
8
7
6
5
CLKOUT
CLK4
VDD
CLK3
PLL 102-05
Remark
If REF clock is stopped for more than 10us after it has already been
provided to the chip, and after power-up, the output clocks will
disappear. In that instance, a full power-up reset is required in order
to reactivate the output clocks.
DESCRIPTION
The PLL102-05 is a high performance, low skew, low
jitter zero delay buffer designed to distribute high
speed clocks and is available in 8-pin SOIC package. It
has four outputs that are synchronized with the input.
The synchronization is established via CLKOUT feed
back to the input of the PLL. Since the skew between
the input and output is less than
±350
ps, the device
acts as a zero delay buffer.
BLOCK DIAGRAM
REF
PLL
CLKOUT
CLK1
CLK2
CLK3
CLK4
47745 Fremont Blvd., Fremont, California 94538 Tel (510) 492-0990 Fax (510) 492-0991
www.phaselink.com
Rev 09/22/05 Page 1

PLL102-05SCL相似产品对比

PLL102-05SCL PLL102-05SC-R PLL102-05SC PLL102-05 PLL102-05SCL-R
描述 low skew output buffer low skew output buffer low skew output buffer low skew output buffer low skew output buffer
DSP离散信号的产生和运算
实验目的 复习和巩固数字信号处理中离散信号的产生和运算 学习和掌握用MATLAB 产生离散信号的方法 学习和掌握用MATLAB 对离散信号进行运算 实验内容 噪声污染 ......
fish001 微控制器 MCU
我的电子技术入门之路-初“湿”单片机
虽然本人上的是电子系,可是周边的师兄师姐都一起笑称,毕业了,还不会修电话(固定电话哦,不是手机),实在不敢承认自己是电子系毕业的。 上班以后,因为工作需要,开始接触单片机。说起来 ......
johnrey 工作这点儿事
stc12c4052ad单片机PCA模拟两个定时器能否单独关闭?
pca里的模块1能否单独停止而不影响模块0继续运行? CR位貌似会两个都停止。...
qxb261089 51单片机
LPC1114的串口中断处理函数有点不懂
可以帮忙解释一下这段代码吗?官方例程里void UART_IRQHandler(void);的一段,就是IIR寄存器的IIR_RDR可以标识接收中断,IIR_RLS又细分出来一个LSR_RDR也是标识接收中断,后面接收的代码都是一 ......
qq243612935 NXP MCU
PCB中裸露铜皮的作用?
新手弱弱的问句。。...
qixiangyujj PCB设计
电源中电容的选取与计算的洋洋洒洒
一、电容充放电时间计算 1.L、C元件称为“惯性元件”,即电感中的电流、电容器两端的电压,都有一定的“电惯性”,不能突然变化。充放电时间,不光与L、C的容量有关,还与充/放电电路中的电 ......
qwqwqw2088 能源基础设施

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1091  713  897  919  873  2  1  5  48  39 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved