电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PLL500-15DC

产品描述low phase noise vcxo (1mhz to 18mhz)
产品类别无源元件    振荡器   
文件大小209KB,共6页
制造商PLL (PhaseLink Corporation)
下载文档 详细参数 全文预览

PLL500-15DC概述

low phase noise vcxo (1mhz to 18mhz)

PLL500-15DC规格参数

参数名称属性值
厂商名称PLL (PhaseLink Corporation)
Reach Compliance Codeunknown

文档预览

下载PDF文档
(Preliminary)
PLL500-15/16
Low Phase Noise VCXO (1MHz to 18MHz)
FEATURES
VCXO with Divider Selection (DIVSEL) input pin
PLL500-15: ÷8, ÷16
PLL500-16: ÷2, ÷4
VCXO output for the 1MHz to 18MHz range
16MHz to 36MHz fundamental crystal input.
Low phase noise (-130 dBc @ 10kHz offset
using a 35.328MHz crystal).
CMOS output with OE tri-state control.
Integrated high linearity variable capacitors.
12mA drive capability at TTL output.
± 150 ppm pull range, max 5% linearity.
Low jitter (RMS): 2.5ps period jitter.
2.5V to 3.3V operation.
Available in 8-Pin SOIC, 6-pin SOT23
GREEN/
RoHS compliant packages, or DIE.
PIN CONFIGURATION
XIN
VCON
DIVSEL^
GND
1
2
3
4
8
7
6
5
XOUT
OE^
VDD
CLK
SOIC-8
PLL500-15/16
P500-15/16
1
2
3
6
5
4
XOUT
VDD
CLK
XIN
VCON
GND
DESCRIPTION
The PLL500-15/16 is a low cost, high performance
and low phase noise VCXO for the 1.0MHz to 18MHz
range, providing less than -130dBc at 10kHz offset
when using a 35.328MHz crystal. The very low jitter
(2.5 ps RMS period jitter) makes this chip ideal for
applications requiring voltage controlled frequency
sources. Input crystal can range from 16MHz to
36MHz (fundamental resonant mode).
SOT23-6*
^: Denotes internal Pull-up
*: SOT package offers single divider option only
DIVIDER SELECTION LOGIC LEVELS
Part #
PLL500-15
PLL500-16
DivSel State
1 (Default)
0
1 (Default)
0
Operation
÷16
÷8
÷4
÷2
BLOCK DIAGRAM
DIVSEL
XIN
VCXO
XOUT
VCON
Varicap
Selectable
Divider
CLK
47745 Fremont Blvd., Fremont, California 94538 Tel (510) 492-0990 Fax (510) 492-0991
www.phaselink.com
Rev 10/12/06 Page 1
Autodesk EAGLE 试用记录
本帖最后由 bigbat 于 2019-2-2 15:51 编辑 今天觉得应该学学更多的PCB设计软件,于是就下载了Autodesk EAGLE来体验一下。 1. 安装:比较顺利,直接打开从网站上下载的文件包Autodesk_EAGLE ......
bigbat PCB设计
430循迹程序
#include #define TR_1_H P1IN|=BIT1 //P1.1 #define TR_1_L P1IN&=~BIT1 //P1.1 #define TR_2_H P1IN|=BIT2 //P1.2 #define TR_2_L P1IN&=~BIT ......
Widic 微控制器 MCU
请高手给解释下驱动及自锁电路的工作原理 
177018 请高手给解释下驱动及自锁电路的工作原理 eeworldpostqq...
chilezhima 电源技术
行场信号丢失
使用DS90UR241/124,输入的信号VS HS CLK RGB等都是正常的,但是经过DS90UR241/124后得到的VS HS CLK在示波器上观测都有斜坡,造成液晶屏显示有黑条,屏闪,求解答。。。...
AudreyHYP 模拟与混合信号
一个很邪门的问题
我帮别人做个读IO口,然后通过串口发出去的程序,用PC调试正常,怎么试怎么好,但是将单片机接到终端设备上去,终端收到的数据出错,但是如果将这个数据发给一台pc,单片机将数据发给pc,然后pc ......
WQY_7692 嵌入式系统
2530 + 2591的硬件设计
TI的参考设计中2591的三个电源端都有TLIN inductor,这个TLIN inductor可以不要的吗?还有就是这个TLIN不知道什么意思。...
l0700830216 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 580  184  2814  1445  798  38  19  27  54  11 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved