电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CAT28F010HR-90TE13

产品描述128KX8 FLASH 12V PROM, 90ns, PDSO32, 8 X 20 MM, REVERSE, TSOP-32
产品类别存储    存储   
文件大小116KB,共16页
制造商ON Semiconductor(安森美)
官网地址http://www.onsemi.cn
标准
下载文档 详细参数 全文预览

CAT28F010HR-90TE13概述

128KX8 FLASH 12V PROM, 90ns, PDSO32, 8 X 20 MM, REVERSE, TSOP-32

CAT28F010HR-90TE13规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称ON Semiconductor(安森美)
零件包装代码TSOP
包装说明8 X 20 MM, REVERSE, TSOP-32
针数32
Reach Compliance Codecompliant
ECCN代码EAR99
最长访问时间90 ns
JESD-30 代码R-PDSO-G32
JESD-609代码e3
长度18.4 mm
内存密度1048576 bit
内存集成电路类型FLASH
内存宽度8
湿度敏感等级2A
功能数量1
端子数量32
字数131072 words
字数代码128000
工作模式ASYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织128KX8
封装主体材料PLASTIC/EPOXY
封装代码TSOP1-R
封装形状RECTANGULAR
封装形式SMALL OUTLINE, THIN PROFILE
并行/串行PARALLEL
峰值回流温度(摄氏度)260
编程电压12 V
认证状态Not Qualified
座面最大高度1.2 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层MATTE TIN
端子形式GULL WING
端子节距0.5 mm
端子位置DUAL
处于峰值回流温度下的最长时间40
类型NOR TYPE
宽度8 mm
Base Number Matches1

文档预览

下载PDF文档
CAT28F010
Licensed Intel
1 Megabit CMOS Flash Memory
second source
FEATURES
s
Fast read access time: 90/120 ns
s
Low power CMOS dissipation:
s
Commercial, industrial and automotive
temperature ranges
s
On-chip address and data latches
s
JEDEC standard pinouts:
–Active: 30 mA max (CMOS/TTL levels)
–Standby: 1 mA max (TTL levels)
–Standby: 100
µ
A max (CMOS levels)
s
High speed programming:
–10
µ
s per byte
–2 Sec Typ Chip Program
–32-pin DIP
–32-pin PLCC
–32-pin TSOP (8 x 20)
s
100,000 program/erase cycles
s
10 year data retention
s
Electronic signature
s
0.5 seconds typical chip-erase
s
12.0V
±
5% programming and erase voltage
s
Stop timer for program/erase
DESCRIPTION
The CAT28F010 is a high speed 128K x 8-bit electrically
erasable and reprogrammable Flash memory ideally
suited for applications requiring in-system or after-sale
code updates. Electrical erasure of the full memory
contents is achieved typically within 0.5 second.
It is pin and Read timing compatible with standard
EPROM and EEPROM devices. Programming and
Erase are performed through an operation and verify
algorithm. The instructions are input via the I/O bus,
using a two write cycle scheme. Address and Data are
latched to free the I/O bus and address bus during the
write operation.
The CAT28F010 is manufactured using Catalyst’s
advanced CMOS floating gate technology. It is designed
to endure 100,000 program/erase cycles and has a data
retention of 10 years. The device is available in JEDEC
approved 32-pin plastic DIP, 32-pin PLCC or 32-pin
TSOP packages.
I/O0–I/O7
BLOCK DIAGRAM
I/O BUFFERS
ERASE VOLTAGE
SWITCH
WE
COMMAND
REGISTER
PROGRAM VOLTAGE
SWITCH
CE, OE LOGIC
DATA
LATCH
SENSE
AMP
CE
OE
ADDRESS LATCH
Y-GATING
Y-DECODER
1,048,576 BIT
MEMORY
ARRAY
A0–A16
X-DECODER
VOLTAGE VERIFY
SWITCH
© 2009 SCILLC. All rights reserved.
Characteristics subject to change without notice
1
Doc. No. MD-1019, Rev. G
机器学习精品电子书
348866 《机器学习(周志华)》 书评:西瓜书,写得很详细,包括的内容很多,关于内容的解析也全面(相比李航的统计 ......
高进 下载中心专版
基于S3C2440的Cmos图像采集程序
图像采集 这里使用的是s3c2440芯片,能实现图像采集和存储 这里是保存为16位的BMP格式的图片 但是在保存的过程中还是有点问题,就是那 拍摄的图片能在ARM9上正常显示, 但是到电脑上显示的 ......
wuquan-1230 嵌入式系统
必知的6条PCB设计原则。
1.布局 首先,要考虑PCB尺寸大小。PCB尺寸过大时,印制线条长,阻抗增加,抗噪声能力下降,成本也增加;过小,则散热不好,且邻近线条易受干扰。在确定PCB尺寸后.再确定特殊元件的位置。最后 ......
菲利盟电子 PCB设计
郭天祥的一些免费小资料供大家学习哈
新手刚上来 活跃一下哈...
星城顺子 51单片机
智能家居音频设计入门
智能家居技术一直在迅速发展。越来越多的家庭采用 Amazon Echo 和 Google Home 等智能扬声器。一度只生产简单家用设备的公司,现正面临着高保真音频输出的需求。这种音频输出远远不止于普通的 ......
fish001 模拟与混合信号
招聘: 嵌入式软件工程师
一.高级软件开发工程师/软件QA. 职位要求: 1、计算机或相关专业本科及以上学历; 2、必需精通C/C++编程; 3、熟悉嵌入式软件开发原则,设计模式及调试技巧; 4、掌握嵌入式操作系统( ......
fengliubear 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 918  1870  1825  1344  1927  18  28  5  29  35 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved