电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531BC400M000DG

产品描述standard clock oscillators single XO 6 pin 0.3ps RS jtr (ncnr)
产品类别无源元件   
文件大小127KB,共12页
制造商Silicon
标准
下载文档 全文预览

531BC400M000DG在线购买

供应商 器件名称 价格 最低购买 库存  
531BC400M000DG - - 点击查看 点击购买

531BC400M000DG概述

standard clock oscillators single XO 6 pin 0.3ps RS jtr (ncnr)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R YS TA L
O
SCILLATOR
(XO) (10 M H
Z
Features
TO
1 . 4 GH
Z
)
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
1
6
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
OE
2
5
CLK–
GND
3
4
CLK+
Si530 (LVDS/LVPECL/CML)
OE
1
6
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
2
5
NC
GND
3
4
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
1
6
V
DD
NC
2
5
CLK–
GND
3
4
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.4 5/13
Copyright © 2013 by Silicon Laboratories
Si530/531
IC封装命名规则
1、BGA(ball grid array) 球形触点陈列,表面贴装型封装之一。在印刷基板的背面按陈列方式制作出球形凸点用以代替引脚,在印刷基板的正面装配LSI 芯片,然后用模压树脂或灌 ......
天天向上 PCB设计
用FPGA驱动lcd
最近在做一个关于FPGA的项目,但是怎么去驱动一个1602的lcd,没有什么思路。那位大侠做过,给个思路或者给点指导意见,小弟谢过了!!...
maihy1985 嵌入式系统
EEWORLD大学堂----直播预告: 赛灵思及安富利在 ADAS/AD 的技术方案
直播预告: 赛灵思及安富利在 ADAS/AD 的技术方案:https://training.eeworld.com.cn/course/4488...
phantom7 综合技术交流
大家说说自己有什么喜欢、拿手的运动
跑步能一口气跑个5公里以上就算。 游泳,骑车,爬山都算,但是最好水平能比没练过的人强。 要是球类:乒乓,羽毛球、篮球、足球,这类就更好了。 其实电子游戏也可以算,不过我发现EE上玩电 ......
高员外 聊聊、笑笑、闹闹
Driverstudio3.2编译发生链接错误!急啊!
最近研究驱动开发,环境如下: VS2005.NET+DDKXP+DriverStudio3.2 写了hello程序,设置如下: 1 project type页中选择"Kernel Mode Service"点 2 IRP Handlers页中把所有自动勾上的请求都 ......
liu_liu520 嵌入式系统
今天调试6678 nor flash加载代码的时候,发现CCS V5的一个bug
本帖最后由 lelee007 于 2014-1-19 21:13 编辑 很是郁闷,折腾了两天时间,今天实在受不了了,决定无论如何得把这个问题搞定 然后理了理思路,然后决定看看这个bug到底能不能修正一下 ......
lelee007 DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2751  2215  2756  536  2442  1  39  23  7  53 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved