电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

550AE983M040DG

产品描述vcxo oscillators single vcxo 6 pin 0.5ps RS jtr (ncnr)
产品类别无源元件   
文件大小109KB,共15页
制造商Silicon
标准
下载文档 全文预览

550AE983M040DG在线购买

供应商 器件名称 价格 最低购买 库存  
550AE983M040DG - - 点击查看 点击购买

550AE983M040DG概述

vcxo oscillators single vcxo 6 pin 0.5ps RS jtr (ncnr)

文档预览

下载PDF文档
Si550
R
EVISION
D
V
O L TAG E
- C
ONTR OLLED
C
RYSTAL
O
S C I L L A T O R
(VCXO)
10 MH
Z TO
1.4 G H
Z
Features
Available with any frequency from
10 to 945 MHz and select
frequencies to 1.4 GHz
3rd generation DSPLL
®
with
superior jitter performance (0.5 ps)
3x better temperature stability than
SAW-based oscillators
Excellent PSRR performance
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 10.
Applications
SONET/SDH
xDSL
10 GbE LAN/WAN
Low-jitter clock generation
Optical modules
Clock and data recovery
Pin Assignments:
See page 9.
(Top View)
V
C
1
6
V
DD
Description
The Si550 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to
provide a low-jitter clock at high frequencies. The Si550 supports any
frequency from 10 to 945 MHz and select frequencies to 1417 MHz. Unlike
traditional VCXOs, where a different crystal is required for each output
frequency, the Si550 uses one fixed crystal to provide a wide range of output
frequencies. This IC-based approach allows the crystal resonator to provide
exceptional frequency stability and reliability. In addition, DSPLL clock
synthesis provides superior supply noise rejection, simplifying the task of
generating low-jitter clocks in noisy environments typically found in
communication systems. The Si550 IC-based VCXO is factory-configurable
for a wide variety of user specifications, including frequency, supply voltage,
output format, tuning slope, and temperature stability. Specific configurations
are factory programmed at time of shipment, thereby eliminating the long
lead times associated with custom oscillators.
OE
2
5
CLK–
GND
3
4
CLK+
Functional Block Diagram
V
DD
Fixed
Frequency
XO
Any-Frequency
10 MHz–1.4 GHz
DSPLL
®
Clock Synthesis
CLK+
CLK–
Vc
ADC
OE
GND
Rev. 1.1 4/13
Copyright © 2013 by Silicon Laboratories
Si550
modelsim如何记录所生成的波形的周期
设计得到了一个时钟,但该时钟的频率不太稳定,在仿真的时候我想连续记录二十来个周期值,请问modelsim有这个功能不。。。...
eeleader FPGA/CPLD
中断执行完和什么也没做似的,郁闷
我用的是51系列的单片机,做的一个在中断中执行键盘扫描的程序,用的LCD1602显示,但是当中断返回后,显示器上已经输入的东西会不见, 用的是外部中断,跳沿触发方式 请帮我看一下是什么问题啊 ......
caoqixin 单片机
新人,请指教万国半导体的AO3400封装怎么办?
原理图用到了AO3400,但发现元件库里没有这个器件怎么办?...
aa自动化 PCB设计
LM3S8962 GPIO 带弱上拉的开漏
这几天在看LM3S8962 的GPIO 方向和模式的时候 遇到一个问题 在配置GPIO 为输入做按键检测的时候 为什么只有在 配置为带弱上拉的推挽下 才能准确的检测按键 而配置为带弱上拉的开漏输出地时候 ......
new_redstar 微控制器 MCU
【RPi PICO】pico-debug
来自:https://github.com/majbthrd/pico-debug/ RP2040具有两个ARM Cortex-M0 +内核,其中第二个内核通常保持休眠状态。 pico-debug在RP2040的一个内核上运行,提供USB CMSIS-DAP接口来 ......
dcexpert MicroPython开源版块
ip核的问题
各位用的X,A,L公司的FPGA时候,用到的一些常用接口,比如,IIC,SPI,UART,DPRAM,FIFO,PCI之类的是不是用商家软件提供的IP核?还是自己写的?商家提供的IP核稳定么?...
eeleader FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 871  149  8  1075  633  41  37  11  1  28 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved