电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

570BAC000100DG

产品描述programmable oscillators progrmable XO 8 pin 0.3ps RS jtr (ncnr)
产品类别无源元件   
文件大小420KB,共37页
制造商Silicon
标准
下载文档 全文预览

570BAC000100DG在线购买

供应商 器件名称 价格 最低购买 库存  
570BAC000100DG - - 点击查看 点击购买

570BAC000100DG概述

programmable oscillators progrmable XO 8 pin 0.3ps RS jtr (ncnr)

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
See page 32.
Pin Assignments:
See page 31.
(Top View)
SDA
7
NC
OE
GND
1
2
3
8
SCL
6
5
4
V
DD
CLK–
CLK+
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
7
V
C
SCL
1
2
3
8
SCL
6
5
4
V
DD
CLK–
CLK+
SDA
OE
GND
Si571 only
ADC
GND
V
C
Si571
Si570/Si571
Rev. 1.5 4/14
Copyright © 2014 by Silicon Laboratories
[请教] 关于78L&#215;&#215;型稳压器电路,如何稳定电压?
如图:图可放大 本图是 康华光的《电子技术基础-模拟部分》P456 6957 电路分为启动电路(T1,T2,T3,Dz1,Dz2)组成 基准电压电路由T4,Dz2,T3,R1,R2,R3,D1,D2组成 保护电路 ......
itmssliyan 模拟电子
【工程源码】FPGA的PC基于USB3.0下传图像给FPGA接收并显示在TFT屏
本实例使用到了小梅哥AC6102开发板的USB3.0功能、DDR2存储器和5寸TFT显示屏。 458634 attach://458635.rar 使用时需要使用我们提供的USB上位机软件发送16位色图像的二进制数据到 ......
小梅哥 FPGA/CPLD
新手请教:请问为什么nRF2401会分nRF2401A和nRF2401AG 他们之间有能通用吗?
大家好 .毕设的一部分做个2401的通信,可是我去中发买芯片的时候,想买nRF2401AG,但是怎么也买不到。于是退而求其次,买了10个nRF2401A。发现虽然都是QFN封装,但是一个是圆滑的倒角,一个是方 ......
dreamprosper 无线连接
wince5+vs2005开发pda应用软件应该如何做?
想学习一下pda的开发,听说用vs2005+wm5还有模拟器什么的,找了好长时间也没找到,来这里问下高手。 1、wm5和Activesync从何处下载? 2、pda的操作系统如何烧写? 3、有没有更专业的pda开发 ......
grtzxf 嵌入式系统
hx711模块原理图及驱动程序
驱动程序 unsigned long ReadCount(void) { unsigned long Count; unsigned char i; SCL=0; //使能AD(PD_SCL 置低) Count=0; while(SDA); //AD转换未 ......
灞波儿奔 微控制器 MCU
MAXIM的棒球帽
昨天收到MAXIM的一个快递,打开看是一个帽子,才想起是几个月前的活动中申请的。有网友收到了吗? 411557 ...
dcexpert 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 825  2222  1446  2084  2881  45  40  37  28  30 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved