电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

511ABA100M000AAGR

产品描述vcxo oscillators
产品类别无源元件   
文件大小233KB,共26页
制造商Silicon
标准  
下载文档 全文预览

511ABA100M000AAGR在线购买

供应商 器件名称 价格 最低购买 库存  
511ABA100M000AAGR - - 点击查看 点击购买

511ABA100M000AAGR概述

vcxo oscillators

文档预览

下载PDF文档
S i 5 1 0 / 5 11
C
R YS TA L
O
SCILLATOR
(XO) 100 kH
Z
Features
TO
250 MH
Z
Supports any frequency from
100 kHz to 250 MHz
Low jitter operation
2 to 4 week lead times
Total stability includes 10-year
aging
Comprehensive production test
coverage includes crystal ESR and
DLD
On-chip LDO regulator for power
supply noise filtering
3.3, 2.5, or 1.8 V operation
Differential (LVPECL, LVDS,
HCSL) or CMOS output options
Optional integrated 1:2 CMOS
fanout buffer
Runt suppression on OE and
power on
Industry standard 5 x 7 and
3.2 x 5 mm packages
Pb-free, RoHS compliant
–40
to 85
o
C operation
Si5602
Applications
SONET/SDH/OTN
Gigabit Ethernet
Fibre Channel/SAS/SATA
PCI Express
Ordering Information:
See page 14.
3G-SDI/HD-SDI/SDI
Telecom
Switches/routers
FPGA/ASIC clock generation
Pin Assignments:
See page 12.
Description
The Si510/511 XO utilizes Silicon Laboratories' advanced DSPLL technology
to provide any frequency from 100 kHz to 250 MHz. Unlike a traditional XO
where a different crystal is required for each output frequency, the Si510/511
uses one fixed crystal and Silicon Labs’ proprietary DSPLL synthesizer to
generate any frequency across this range. This IC-based approach allows
the crystal resonator to provide enhanced reliability, improved mechanical
robustness, and excellent stability. In addition, this solution provides superior
supply noise rejection, simplifying low jitter clock generation in noisy
environments. Crystal ESR and DLD are individually production-tested to
guarantee performance and enhance reliability. The Si510/511 is factory-
configurable for a wide variety of user specifications, including frequency,
supply voltage, output format, output enable polarity, and stability. Specific
configurations are factory-programmed at time of shipment, eliminating long
lead times and non-recurring engineering charges associated with custom
frequency oscillators.
OE
1
4
V
DD
GND
2
3
CLK
Si510 (CMOS)
NC
OE
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Functional Block Diagram
V
DD
OE
Si510(LVDS/LVPECL/HCSL/
Dual CMOS)
OE
OE
1
1
2
2
3
3
6
6
5
5
4
4
V
DD
V
DD
CLK–
CLK–
CLK+
CLK+
Low Noise Regulator
Fixed
Frequency
Oscillator
Any-Frequency
0.1 to 250 MHz
DSPLL
®
Synthesis
CLK+
CLK–
NC
NC
GND
GND
GND
Si511(LVDS/LVPECL/HCSL/
Dual CMOS)
Rev. 1.1 1/13
Copyright © 2013 by Silicon Laboratories
Si510/511
Qorvo 助力 Murata 推出小型 UWB 模块,有助于实现低功耗物联网设备
移动应用、基础设施与航空航天、国防应用中 RF 解决方案的领先供应商 Qorvo®, Inc.(纳斯达克代码:QRVO)宣布,Murata 采用 Qorvo IC 推出了小型超宽带技术 (UWB) 模块,尺寸仅为 10.5 mm ......
兰博 无线连接
电子线路与电磁干扰/电磁兼容设计分析
电子线路与电磁干扰/电磁兼容设计分析...
simonprince 模拟电子
基于C#的WinCE开发中碰到的字节对齐问题
基于C#进行WinCE开发时碰到一个问题,由于C#中的StructLayoutAttribute中没有Pack这个成员变量,因此就无法设置对齐方式,这个问题应该如何,望高手赐教。 ...
惆怅南楼 嵌入式系统
前段时间的示波器DIY进行的怎么样了啊?
本帖最后由 蓝雨夜 于 2015-4-17 16:44 编辑 前段时间的示波器DIY进行的怎么样了啊? 有最新进展吗? 194898 ...
蓝雨夜 DIY/开源硬件专区
今天终于收到坛子送的书啦,感谢。。。。。。
感谢琳姐,感谢eeworld对俺的鼓励,俺将再接再砺,争取学好技术,多为国家、社会、人类作贡献:hug:...
lelee007 FPGA/CPLD
在STANDARDSDK_500 Emulator 界面中的My Devices中,双击TestApp图标,不能启动TestApp程序,出现错误
使用eMbedded Visual C++ 4.0 SP4 开发WinCE 5.0 下的应用程序, 开发环境:Win32 (WCE emulator) STANDARDSDK_500 Emulator 遇到如下问题,请教: 一个以前能正常运行的项目TestApp, ......
spurray 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2930  386  1217  837  1722  14  17  49  13  5 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved