电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

ASCSM-64.000MHZ-LY-T

产品描述standard clock oscillators 64.000mhz 10ppm -40c +85c 3.6volt
产品类别无源元件   
文件大小2MB,共3页
制造商Abracon
官网地址http://www.abracon.com/index.htm
标准  
下载文档 全文预览

ASCSM-64.000MHZ-LY-T概述

standard clock oscillators 64.000mhz 10ppm -40c +85c 3.6volt

文档预览

下载PDF文档
Plastic Package Industrial Grade Ultra Miniature Pure Silicon
TM
Clockoscillators, Layout Compatible To 1.6 X 1.2 Mm Standard Oscillator
Moisture Sensitivity Level – MSL 1
EOL/Obsolescence planned – Not Recommended for New Designs
FEATURES:
• Ultra Miniature Pure SiliconTM Clock Oscillator, Layout Compatible
to 1.6 x 1.2 mm Footprint
• High Performance MEMS Technology by Discera
• Low Power Consumption for high speed communication
• Exceptional Stability Over Temp. at -40 to +105°C, ±10ppm
• Available in 30kG Shock Resistance Configuration upon request
• MIL-STD-883 shock and vibration compliant
• Ball Grid Array Packaging
• Low jitter (Period jitter RMS and Phase jitter RMS)
ASCSM
Pb
RoHS/RoHS II
1.8 x 1.25 x 0.68mm
Layout Compatible to 1.6 x 1.2 mm
Standard Oscillator
| | | | | | | | | | | | |
| |
APPLICATIONS:
• Imaging, Video, and Audio Modules
• Portable Consumer Electronics and Media Devices
• Tablets and Mobile Internet Devices
• Low Profile Embedded Designs
• Pico and Femto Networking
STANDARD SPECIFICATIONS:
Common Key Electrical Specifications
Parameters
Frequency Range:
Operating Temperature:
Storage Temperature:
Overall Frequency Stability:
Supply Voltage (Vdd):
Output Load:
Symmetry:
Startup Time:
Disable Time:
Disable Stand-by Current:
Tri-state Function (Stand-by) :
Aging:
Minimum
1.0
0
-55
-50
10
45
Typical
Maximum
150
+70
+150
+50
15
Units
MHz
°C
°C
ppm
V
pF
kΩ
%
ms
ns
uA
V
ppm
First year
Notes
See options
See options
+1.7 ~ +3.6
55
1.0
1.3
20
100
15
"1" (VIH≥0.75*Vdd) or Open: Oscillation
"0" (VIL<0.25*Vdd) : Hi Z
-5.0
+5.0
@1/2Vdd
Key Electrical Specifications
Parameters
Supply Current
(no load):
Output Voltage:
Rise Time:
Fall Time:
Period Jitter RMS
12 MHz
Minimum
Typical
6.0
Maximum
6.5
0.2*V
dd
3.0
3.0
Units
mA
V
V
ns
ns
ps
V
OH
V
OL
Tr
Tf
Jrms
0.8*V
dd
1.8
1.0
7.0
Notes
CL=0p ; V=1.8V
RL=∞; T=25°C
(Standard CL: 15pF)
CL=15pF
CL=15pF;
T=25°C
20%/80%*VDD
F=12MHz CL=15pF
Absolute Maximum Ratings
Item
Input Voltage
Junction Temp.
Storage Temp.
Soldering Temp.
ESD
HBM
MM
CDM
ABRACON IS
ISO 9001 / QS 9000
ISO 9001:2008
CE R TIFIED
Minimum
-0.3
-55
Maximum
V
DD
+0.3
+150
+150
+260
4,000
200
1,500
Unit
V
°C
°C
°C
V
Condition
40sec max
Revised: 04.24.14
30332 Esperanza, Rancho Santa Margarita, California 92688
tel 949-546-8000
|
fax 949-546-8001|
www.abracon.com
Visit www.abracon.com for Terms & Conditions of Sale
multisim仿真问题
求助!!我分别设计了三个电路,分别是一级放大电路、低通滤波电路、二级放大电路。目的是放大1MHz的信号,同时滤波1MHz一下的信号。这三个电路分开工作,分别接信号工作都没有问题。三个电路连 ......
小朋友给我冲 模拟电子
时间同步网络
在通信领域,“同步”概念是指频率的同步,即网络各个节点的时钟频率和相位同步,其误差应符合标准的规定。目前,在通信网中,频率和相位同步问题已经基本解决,而时间的同步还没有得到很好的解 ......
maker 无线连接
面对面定制培训:x86或arm下Linux设备驱动程序开发(北京)
最近业余时间充裕,希望能找到想学x86及arm下Linux设备驱动程序开发的人。你可以根据自身的情况,选择学习以下内容,逐步成为Linux下驱动程序开发高手。 初级:掌握Linux内核的基本 ......
spurray Linux开发
【心得分享】艾睿照明设计工具,今天你体验了没?
活动详情:艾睿照明设计工具,今天你体验了没? 活动链接:https://www.eeworld.com.cn/huodong/201208_Arrow_Lighting/ 此活动已经结束,体验的网友近几天会收到我们赠送的小奖品,感谢大 ......
EEWORLD社区 LED专区
fpga+ssram电路图?
请问各位路过的大侠,谁能提供一下altera fpga + cy7c1380电路图给我参考一下,谢谢。...
wigina FPGA/CPLD
高性价比H.264DVR,H.264网络机摄像方案
产品说明: 1:内置ARM9和DSP的双核高速处理器 压缩格式:H.264 2:嵌入式实时Linux操作系统 3:图形化操作界面GUI ......
szleoshao 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2231  657  1351  1357  1460  18  11  22  48  10 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved