电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

550AD156M250DG

产品描述vcxo oscillators single vcxo 6 pin 0.5ps RS jtr (ncnr)
产品类别无源元件   
文件大小109KB,共15页
制造商Silicon
标准
下载文档 全文预览

550AD156M250DG在线购买

供应商 器件名称 价格 最低购买 库存  
550AD156M250DG - - 点击查看 点击购买

550AD156M250DG概述

vcxo oscillators single vcxo 6 pin 0.5ps RS jtr (ncnr)

文档预览

下载PDF文档
Si550
R
EVISION
D
V
O L TAG E
- C
ONTR OLLED
C
RYSTAL
O
S C I L L A T O R
(VCXO)
10 MH
Z TO
1.4 G H
Z
Features
Available with any frequency from
10 to 945 MHz and select
frequencies to 1.4 GHz
3rd generation DSPLL
®
with
superior jitter performance (0.5 ps)
3x better temperature stability than
SAW-based oscillators
Excellent PSRR performance
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 10.
Applications
SONET/SDH
xDSL
10 GbE LAN/WAN
Low-jitter clock generation
Optical modules
Clock and data recovery
Pin Assignments:
See page 9.
(Top View)
V
C
1
6
V
DD
Description
The Si550 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to
provide a low-jitter clock at high frequencies. The Si550 supports any
frequency from 10 to 945 MHz and select frequencies to 1417 MHz. Unlike
traditional VCXOs, where a different crystal is required for each output
frequency, the Si550 uses one fixed crystal to provide a wide range of output
frequencies. This IC-based approach allows the crystal resonator to provide
exceptional frequency stability and reliability. In addition, DSPLL clock
synthesis provides superior supply noise rejection, simplifying the task of
generating low-jitter clocks in noisy environments typically found in
communication systems. The Si550 IC-based VCXO is factory-configurable
for a wide variety of user specifications, including frequency, supply voltage,
output format, tuning slope, and temperature stability. Specific configurations
are factory programmed at time of shipment, thereby eliminating the long
lead times associated with custom oscillators.
OE
2
5
CLK–
GND
3
4
CLK+
Functional Block Diagram
V
DD
Fixed
Frequency
XO
Any-Frequency
10 MHz–1.4 GHz
DSPLL
®
Clock Synthesis
CLK+
CLK–
Vc
ADC
OE
GND
Rev. 1.1 4/13
Copyright © 2013 by Silicon Laboratories
Si550
为了咱日后更详细探讨:请说说安防有哪些应用产品?
希望大家可以罗列下你知道的安防应用产品或者关注的安防技术 越详细越好 找到大家感兴趣的内容,咱们可以逐一在坛子里进行探讨~~~...
soso 工业自动化与控制
江湖救急!VIVADO错误 小白求帮助
我是个小白 从网上找的vivado源程序 没有检出错误 但是仿真和综合的时候显示有错误 综合的时候只显示有错误 但是我没找到怎么看:Cry: 仿真的时候 显示的错误如图 他让我看xvlog 我也 ......
lll424168013 FPGA/CPLD
常用元器件的识别
本帖最后由 paulhyde 于 2014-9-15 08:59 编辑 一、电阻 电阻在电路中用“R”加数字表示,如:R1表示编号为1的电阻。电阻在电路中的主要作用为分流、限流、分压、偏置等。 1、参数识别:电阻 ......
open82977352 电子竞赛
求C语言核心开发技术从入门到精通光盘文件
本人在本站下载了电子书,看了俄罗斯方块游戏的开发实例。自己照着电子书敲了代码,编译不成功,求哪位大神提供完整的代码,谢谢。 因不太会Turbo,能附上俄罗斯方块游戏各模块建立、编译、 ......
Hassan 编程基础
谈谈 USB 开发的感受,[无驱动与有驱动]
其实利用USB与设备通信,PC机不一点要写驱动,例如直接利用CDC-ACM也可以实现数据传输,只需写个INF. 但为什么还是要自己在WDM中开发USB驱动呢? 看了下CDC文档,感觉好多情况下可以利用WINDOWS自 ......
sunjunjie 嵌入式系统
请教版主主,为什么我st8用官方固件,好像找不到头文件
请帮忙解决一下,我很着急!!! 1.jpg (47.65 KB) 下载次数:1 2010-5-25 20:10 2.jpg (155.23 KB) 下载 ......
liao_0222 stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 24  817  373  1448  686  16  52  13  41  50 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved