电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

532BB000260DG

产品描述standard clock oscillators dual XO 6 pin 7mm x 5mm (ncnr)
产品类别无源元件   
文件大小457KB,共12页
制造商Silicon
标准
下载文档 全文预览

532BB000260DG在线购买

供应商 器件名称 价格 最低购买 库存  
532BB000260DG - - 点击查看 点击购买

532BB000260DG概述

standard clock oscillators dual XO 6 pin 7mm x 5mm (ncnr)

文档预览

下载PDF文档
Si532
R
EVISION
D
D
U A L
F
REQUENCY
C
R Y S TA L
O
SCILLATOR
(X O )
(10 M H
Z TO
1 . 4 G H
Z
)
Features
Available with any-frequency output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
Two selectable output frequencies
rd
®
3 generation DSPLL with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
FS
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si532 dual frequency XO utilizes Silicon Laboratories’ advanced
DSPLL
®
circuitry to provide a low jitter clock at high frequencies. The Si532 is
available with any-frequency output frequency from 10 to 945 MHz and select
frequencies to 1400 MHz. Unlike a traditional XO where a different crystal is
required for each output frequency, the Si532 uses one fixed crystal
frequency to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The Si532 IC
based XO is factory configurable for a wide variety of user specifications
including frequency, supply voltage, output format, and temperature stability.
Specific configurations are factory programmed at time of shipment, thereby
eliminating long lead times associated with custom oscillators.
CLK–
CLK+
(LVDS/LVPECL/CML)
FS
OE
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
(CMOS)
Fixed
Frequency
XO
Any-frequency
10–1400 MHz
DSPLL
®
Clock
Synthesis
FS
OE
GND
Rev. 1.4 6/18
Copyright © 2018 by Silicon Laboratories
Si532
串口拓展
桌子下面找出一个破电路板看到一颗芯片GM8125,这个芯片主要功能就是拓展串口。 GM8125可以将一个全双工的标准串口扩展成5个标准串口,并能通过外部引脚控制串口扩展模式:单通道工作 ......
灞波儿奔 微控制器 MCU
求三相波形发生方案
我需要做一个三相波形发生电路。请教诸位高手给个方向。我用过NE555产生波形再移相的方法。但是NE555产生的波形上大下小,移相后波形非常难看。。。。请问还有其他方法没有?...
西门 模拟电子
旋转led
呵呵 各位高手谁做过旋转led ?????? 谁有电路图啊?????????小弟想参考参考可以不啊??????????????????????...
知心之阿星 51单片机
C6000编程c6x的编译的常用选项
-mt:表示在程序中没有使用alaising技术,这使得编译器可以进行比较好的优化。 -o3:对文件级别进行最强的优化,一般在编译时应该使用这个选项。但是在个别情况下使用这个选项优化程序可能会出 ......
fish001 DSP 与 ARM 处理器
多旋翼飞行控制器控制
求大神介绍一些资料或者有类似设计的,谢谢...
fanhualingluan PCB设计
Altium Designer种如何查看电路板上器件和外壳是否干涉?
如题,情况是这样,最近在做一个项目,电路板需要加外壳,布PCB 的时候发现一些器件和外壳可能有干涉,在画的时候这些器件的布局让人很头疼。 能不能在电路板上对应的区域设置一个限高,然后芯 ......
MrKingMCU PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1303  2268  2393  1770  179  27  46  49  36  4 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved