电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

SiT8102AC-13-33E-13.00000

产品描述programmable oscillators 13mhz +/-50ppm 3.3V +/-10% -10c+70c
产品类别无源元件    振荡器   
文件大小180KB,共7页
制造商SiTime
标准
下载文档 详细参数 全文预览

SiT8102AC-13-33E-13.00000概述

programmable oscillators 13mhz +/-50ppm 3.3V +/-10% -10c+70c

SiT8102AC-13-33E-13.00000规格参数

参数名称属性值
是否Rohs认证符合
厂商名称SiTime
Reach Compliance Codecompliant
其他特性ENABLE/DISABLE FUNCTION; BULK
最长下降时间1.5 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
安装特点SURFACE MOUNT
标称工作频率13 MHz
最高工作温度70 °C
最低工作温度-20 °C
振荡器类型CMOS
输出负载15 pF
物理尺寸2.5mm x 2.0mm x 0.75mm
最长上升时间1.5 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Palladium/Gold (Ni/Pd/Au)

文档预览

下载PDF文档
SiT8102
1 to 200 MHz High Performance Oscillator
Features
• High frequency stability
• ±10 PPM, ±15 PPM, ±20 PPM
• ±25 PPM, ±50 PPM, ±100 PPM
• Extremely low RMS phase jitter (random)
• 0.5 ps (typical)
• Wide frequency range
• 1 to 200 MHz
• Operating voltage
• 1.8, 2.5, 2.8V or 3.3 V
• 2.25 V to 3.63 V (contact SiTime)
• Operating temperature range
• Industrial, -40 to 85 °C
• Extended Commercial, -20 to 70 °C
• Commercial, 0 to 70 °C
• Small footprint
• 2.5 x 2.0 x 0.85 mm
• 3.2 x 2.5 x 0.85 mm
• 5.0 x 3.2 x 0.85 mm
• 7.0 x 5.0 x 0.85 mm
• All packages are Pb-free and ROHs compliant
• High drive option: 30pF load (contact factory)
Benefits
• No crystal or capacitors required
• Eliminates crystal qualification time
• Ultra-reliable start up and greater immunity from interfer-
ence
• 50% + board saving space
• More cost effective than quartz oscillators, quartz crystals
and clock ICs.
• Completely quartz-free
Applications
Communications and Networking Applications
Consumer Electronics Applications
Automotive Applications
Industrial Applications
Gigabit Ethernet
10 Gigabit Ethernet
Fiber Channel
Ethernet
SATA/SAS
USB 2.0
PCI-Express
Block Diagram
VDD
OUT
Pinout
ST/OE
M EM S
R eson ator
H igh
P erform ance
S ynthesizer
1
4
VDD
GND
2
3
OUT
S T/O E
GND
Pin Description
Pin No. Name
1
2
3
4
ST/OE
GND
OUT
VDD
Pin Description
Standby/ Output Enable
Connect to Ground
1 to 200 MHz Programmed Clock
output
Connect to 1.8V / 2.5V / 2.8V / 3.3V
Pin1
Pin #1 Functionality
OE
H or Open; specified frequency output
L: output is high impedance
ST
H or Open; specified frequency output
L: output is low level (weak pull down) oscillation stops
SiTime Corporation
Rev. 1.08
990 Almanor Avenue, Suite 200
Sunnyvale, CA 94085
(408) 328-4400
www.sitime.com
Revised December 08, 2008
如和修改信道的问题?
情景描述:现在有一个PAN协调器、一个路由节点、二个终端节点,其中一个终端的父节点是PAN协调器、另一个为路由节点 现在已经组好网络。 问题: 1.如何实现路由节点周期性切换不同信道, ......
invoker_zc 无线连接
DSP程序中段的定义和作用
TI的编译器生成的目标文件是一种模块化的ELF格式文件,代码和数据在ELF文件中以段的形式组织,一个ELF段是在内存空间中占连续一块code或data。ELF文件中包含了段的完备信息,如段的绝对地址.名字. ......
fish001 DSP 与 ARM 处理器
毕业生想做电子工程师
毕业生想做电子工程师,要准备哪些知识,熟练哪些软件?...
WarrenEBuffet 求职招聘
【设计工具】赛灵思 ISE 12设计套件创新功能图文详解
  这是亚太地区市场及应用总监张宇清赛灵思ISE12设计套件发布会上演讲PPT,张宇清详细介绍了ISE12的最新功能,并辅以图片演示介绍了ISE12如何加速FPGA开发。 80712...
GONGHCU FPGA/CPLD
印制电路板的可测试性设计原则
印制电路板的可测试性设计原则1、由板子的具体电路和功能,可以选择板上的各个部分电路是否需要采用相应的测试点。 印制电路板的可测试性设计原则 1、由板子的具体电路和功能,可以选择板 ......
安_然 PCB设计
fpga项目需求
...
huangna FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 544  1850  116  2592  2382  11  38  3  53  48 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved