电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

5962R9667901VLC

产品描述16-CHANNEL, SGL ENDED MULTIPLEXER, CDIP24
产品类别模拟混合信号IC    信号电路   
文件大小345KB,共10页
制造商Renesas(瑞萨电子)
官网地址https://www.renesas.com/
下载文档 详细参数 全文预览

5962R9667901VLC概述

16-CHANNEL, SGL ENDED MULTIPLEXER, CDIP24

5962R9667901VLC规格参数

参数名称属性值
零件包装代码DIP
包装说明DIP, DIP24,.6
针数24
Reach Compliance Codeunknown
模拟集成电路 - 其他类型SINGLE-ENDED MULTIPLEXER
JESD-30 代码R-CDIP-T24
JESD-609代码e4
标称负供电电压 (Vsup)
信道数量16
功能数量1
端子数量24
最大通态电阻 (Ron)320 Ω
最高工作温度125 °C
最低工作温度-55 °C
封装主体材料CERAMIC, METAL-SEALED COFIRED
封装代码DIP
封装等效代码DIP24,.6
封装形状RECTANGULAR
封装形式IN-LINE
电源5/15 V
认证状态Not Qualified
座面最大高度5.72 mm
最大信号电流0.025 A
最大供电电流 (Isup)1 mA
标称供电电压 (Vsup)15 V
表面贴装NO
最长接通时间878 ns
技术CMOS
温度等级MILITARY
端子面层GOLD
端子形式THROUGH-HOLE
端子节距2.54 mm
端子位置DUAL
总剂量100k Rad(Si) V
宽度15.24 mm
Base Number Matches1

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2645  174  2575  1823  610  7  13  54  44  15 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved