电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530BB1400M00DGR

产品描述LVDS Output Clock Oscillator, 1213MHz Min, 1417MHz Max, 1400MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530BB1400M00DGR概述

LVDS Output Clock Oscillator, 1213MHz Min, 1417MHz Max, 1400MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530BB1400M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
端子数量6
最大工作频率1417 MHz
最小工作频率1213 MHz
标称工作频率1400 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
封装主体材料PLASTIC/EPOXY
封装等效代码DILCC6,.2
物理尺寸7.0mm x 5.0mm x 1.85mm
电源3.3 V
认证状态Not Qualified
最长上升时间0.35 ns
最大压摆率98 mA
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
火灾报警器
本帖最后由 jameswangsynnex 于 2015-3-3 20:03 编辑 ...
探路者 消费电子
【零知ESP8266教程】快速入门16 WiFiScan库的使用 扫描你附近的WiFi
本帖最后由 roc2 于 2019-10-29 18:19 编辑 上次我们已经学习并分享了零知ESP8266一键配网的操作流程,接下来,我们需要了解ESP8266是怎样找到这些WiFi热点的。 引述:  为了让手机连 ......
roc2 stm32/stm8
eclipse交叉编译的问题
大家好,想问一下Eclipse的交叉编译的问题。 我在Eclipse下已经设置好配置,可是运行时居然说交叉编译工具没有找到 然后我在当前项目的目录下用make就可以,不知道是什么原因啊 大家能不能给 ......
zengjiangyi 嵌入式系统
arm问题:thumb状态时发生异常时,怎么进入arm状态的?
当在Thumb状态发生异常时,是处理器自动设为ARM状态 还是 需要人为的修改CPSR的T位??》...
liuxp_008 ARM技术
这里利用TOP系列开关IC搭建的反激式开关电源,欠压保护这里有个问题请假
开关IC规格书上传,就是TOP开关芯片的V引脚连接的两个电阻(图1电路结构中)R1和R2阻值计算公式参考图2欠压保护电路,里面用到的参数在图3和图4,有一个问题,请问那个Iuv参数中Hysteresis(迟 ......
西里古1992 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 952  844  1667  224  413  4  23  27  52  33 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved