电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

72T7285L5BBGI

产品描述FIFO, 16KX72, 3.6ns, Synchronous, CMOS, PBGA324, 19 X 19 MM, 1 MM PITCH, GREEN, PLASTIC, BGA-324
产品类别存储    存储   
文件大小459KB,共53页
制造商IDT (Integrated Device Technology)
标准
下载文档 详细参数 全文预览

72T7285L5BBGI概述

FIFO, 16KX72, 3.6ns, Synchronous, CMOS, PBGA324, 19 X 19 MM, 1 MM PITCH, GREEN, PLASTIC, BGA-324

72T7285L5BBGI规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称IDT (Integrated Device Technology)
零件包装代码BGA
包装说明BGA, BGA324,18X18,40
针数324
Reach Compliance Codecompliant
ECCN代码EAR99
最长访问时间3.6 ns
其他特性ASYNCHRONOUS OPERATION ALSO POSSIBLE
最大时钟频率 (fCLK)200 MHz
周期时间5 ns
JESD-30 代码S-PBGA-B324
JESD-609代码e1
长度19 mm
内存密度1179648 bit
内存集成电路类型OTHER FIFO
内存宽度72
湿度敏感等级3
功能数量1
端子数量324
字数16384 words
字数代码16000
工作模式SYNCHRONOUS
最高工作温度85 °C
最低工作温度-40 °C
组织16KX72
可输出YES
封装主体材料PLASTIC/EPOXY
封装代码BGA
封装等效代码BGA324,18X18,40
封装形状SQUARE
封装形式GRID ARRAY
并行/串行PARALLEL
峰值回流温度(摄氏度)260
电源2.5 V
认证状态Not Qualified
座面最大高度1.97 mm
最大待机电流0.02 A
最大压摆率0.13 mA
最大供电电压 (Vsup)2.625 V
最小供电电压 (Vsup)2.375 V
标称供电电压 (Vsup)2.5 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子面层Tin/Silver/Copper (Sn/Ag/Cu)
端子形式BALL
端子节距1 mm
端子位置BOTTOM
处于峰值回流温度下的最长时间30
宽度19 mm
Base Number Matches1

文档预览

下载PDF文档
2.5 VOLT HIGH-SPEED TeraSync
TM
FIFO 72-BIT CONFIGURATIONS
16,384 x 72, 32,768 x 72,
65,536 x 72, 131,072 x 72
IDT72T7285, IDT72T7295,
IDT72T72105, IDT72T72115
FEATURES:
Choose among the following memory organizations:
IDT72T7285
16,384 x 72
IDT72T7295
32,768 x 72
IDT72T72105
65,536 x 72
IDT72T72115
131,072 x 72
Up to 225 MHz Operation of Clocks
User selectable HSTL/LVTTL Input and/or Output
Read Enable & Read Clock Echo outputs aid high speed operation
User selectable Asynchronous read and/or write port timing
2.5V LVTTL or 1.8V, 1.5V HSTL Port Selectable Input/Ouput voltage
3.3V Input tolerant
Mark & Retransmit, resets read pointer to user marked position
Write Chip Select (WCS) input disables Write Port HSTL inputs
Read Chip Select (RCS) synchronous to RCLK
Programmable Almost-Empty and Almost-Full flags, each flag can
default to one of eight preselected offsets
Program programmable flags by either serial or parallel means
Selectable synchronous/asynchronous timing modes for Almost-
Empty and Almost-Full flags
Separate SCLK input for Serial programming of flag offsets
User selectable input and output port bus-sizing
- x72 in to x72 out
- x72 in to x36 out
- x72 in to x18 out
- x36 in to x72 out
- x18 in to x72 out
Big-Endian/Little-Endian user selectable byte representation
Auto power down minimizes standby power consumption
Master Reset clears entire FIFO
Partial Reset clears data, but retains programmable settings
Empty, Full and Half-Full flags signal FIFO status
Select IDT Standard timing (using
EF
and
FF
flags) or First Word
Fall Through timing (using
OR
and
IR
flags)
Output enable puts data outputs into high impedance state
JTAG port, provided for Boundary Scan function
Available in 324-pin (19mm x 19mm)Plastic Ball Grid Array (PBGA)
Easily expandable in depth and width
Independent Read and Write Clocks (permit reading and writing
simultaneously)
High-performance submicron CMOS technology
Industrial temperature range (–40°C to +85°C) is available
°
°
Green parts are available, see ordering information
FUNCTIONAL BLOCK DIAGRAM
D
0
-D
n
(x72, x36 or x18)
WEN
WCLK/WR
WCS
LD
SEN
SCLK
INPUT REGISTER
OFFSET REGISTER
FF/IR
PAF
EF/OR
PAE
HF
FWFT/SI
PFM
FSEL0
FSEL1
ASYW
WRITE CONTROL
LOGIC
WRITE POINTER
BE
IP
BM
IW
OW
MRS
PRS
TCK
TRST
TMS
TDO
TDI
Vref
WHSTL
RHSTL
SHSTL
CONTROL
LOGIC
BUS
CONFIGURATION
RESET
LOGIC
RAM ARRAY
16,384 x 72
32,768 x 72
65,536 x 72
131,072 x 72
FLAG
LOGIC
READ POINTER
OUTPUT REGISTER
READ
CONTROL
LOGIC
RT
MARK
ASYR
JTAG CONTROL
(BOUNDARY SCAN)
RCLK/RD
REN
RCS
HSTL I/0
CONTROL
OE
EREN
5994 drw01
Q
0
-Q
n
(x72, x36 or x18)
ERCLK
IDT and the IDT logo are registered trademarks of Integrated Device Technology, Inc. The TeraSync FIFO is a trademark of Integrated Device Technology, Inc.
COMMERCIAL AND INDUSTRIAL TEMPERATURE RANGES
1
©
2009 Integrated Device Technology, Inc. All rights reserved. Product specifications subject to change without notice.
FEBRUARY 2009
DSC-5994/15
PCB布线:Cyclone V MBGA
哪位大侠有Cyclone V MBGA383高速PCB布线有资料! ...
lsfjing PCB设计
电脑中的重要元件一晶振
科学的发展让我们的生活更加快捷方便,丰富多彩,电脑、传真把人们从繁重的劳动中解脱出来,因特网的出现更是拓宽了人们的视野。 电脑在各行各业的应用更广泛,我们发一封邮件给其他国家的朋 ......
zkj2014 综合技术交流
microPython +esp8266 +ws2812 = 炫彩灯球
本帖最后由 是最帅的啊 于 2021-8-7 01:46 编辑 事情是这样的,前一段时间有个朋友说她要过生日,问我送什么礼物给她,我说咱俩关系这么好,我给你做一个小礼物吧,她说好呀,买的东西总是不 ......
是最帅的啊 MicroPython开源版块
最牛的无线数传资料
无线数传模组: a.通用数传模组 WAP200B、EM200D、GW200B,最大100mW,64个频道,传输距离800米左右,内置前向纠错,最高速度19200(接口可达115200); b.高灵敏度数传模组 WAP200C、GW ......
qqai 嵌入式系统
关于MSP430G2231数据手册的建议
建议芯片数据手册里面增加外设寄存器的详细描述, 对于外设的描述有点松散,不够集中,查阅起来慢,甚至很多时候查找到的是类似电气特性的描述, 本人玩单片机也有6-7年时间经验了,接触过很 ......
shengqun 微控制器 MCU
【花雕动手做】有趣好玩的音乐可视化系列小项目(08)---四位32段点阵屏
偶然心血来潮,想要做一个声音可视化的系列专题。这个专题的难度有点高,涉及面也比较广泛,相关的FFT和FHT等算法也相当复杂,不过还是打算从最简单的开始,实际动手做做试验,耐心尝试一下各种 ......
eagler8 DIY/开源硬件专区

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1281  556  2706  715  560  32  2  12  36  45 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved