电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531RB1231M00DG

产品描述LVPECL Output Clock Oscillator, 1231MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531RB1231M00DG概述

LVPECL Output Clock Oscillator, 1231MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531RB1231M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1231 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
高质量代码精品资源推荐(七)---代码大全
代码大全 经典就是经典,确实受益匪浅。      总结一下,其实让我记忆深刻的主要是两点:      首先,软件构建的核心就是管理复杂度。虽然书中有不少的篇幅来讨论变量、语 ......
tiankai001 下载中心专版
活动提议
我们在学习电源时,都有自己觉得很经典的书籍,可以将书名报上来,顺便(必须)对你觉得为什么这本书很不错进行说明或者推荐。 有需要哪方面(比如基础理论、经典设计、维修指导)的书籍的坛 ......
heningbo 模拟与混合信号
GD32E231 DIY大赛(1)——KEIL平台搭建完毕
本帖最后由 hujj 于 2019-4-10 13:10 编辑 早在报名参赛之时,我就将GD32E231的相关资料下载到电脑上,昨天得到入围的消息,立即开始着手搭建开发平台。我用的是KEIL 5.25的版本,以厂家 ......
hujj GD32 MCU
智能救援小车程序代码
本帖最后由 paulhyde 于 2014-9-15 04:25 编辑 自己写的救援小车的程序代码,以供大家参考: ...
kllkko 电子竞赛
关于简单延迟函数
在单片机中大家经常用的简单的延迟函数如下: void delay_nus(vu8 n) { while(n--) {} } void delay_nms(vu32 n) { u16 count = 1000; while(n--) { delay_nus(count); ......
yfh521088 编程基础
GaN 技术可以创造卓越的射频晶吗?
从概念上讲,使用 GaN 构建的场效应晶体管 (FET) 与使用其他半导体材料(如 GaAs、磷化铟 (InP) 或 Si)构建的使用栅极触点或节点的晶体管类似。如果为 GaN 射频 (RF) 器件,其实现通常是耗尽型 ......
alan000345 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 67  93  225  61  1740  5  32  23  50  27 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved