电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

8-2151390-6

产品描述工具 for
产品类别工具与设备    器件套件   
制造商TE Connectivity(泰科)
官网地址http://www.te.com
下载文档 详细参数 全文预览

8-2151390-6在线购买

供应商 器件名称 价格 最低购买 库存  
8-2151390-6 - - 点击查看 点击购买

8-2151390-6概述

工具 for

8-2151390-6规格参数

参数名称属性值
类别
厂商名称TE Connectivity(泰科)
系列*
包装散装
基本产品编号2151390
SHT10 FPGA驱动程序
`timescale 1ns/1nsmodule Sht10(input wire rst, //系统复位信号input wire clk, //20MHZ时钟input wire rd , input wire rd_clk, //input wire clk1ms,output reg scl, //串行时钟信号inout w ......
eeleader FPGA/CPLD
AD 底层丝印 如何使用打印出图纸?
526780突然 操作不对了 请教一下 ...
btty038 PCB设计
优化DSP应用的技术
数字信号处理 (DSP) 是处理信号和数据的专用方法,其目的在于加强并修改这些信号。数字信号处理也用于分析信号以确定特定的信息内容。DSP主要用于处理真实世界的信号。这些信号可由数字序列进 ......
feifei DSP 与 ARM 处理器
用EmbestIDE写的代码,为什么有警告
用EmbestIDE写的代码,为什么有警告,放到其他电脑上同样的代码又没警告, WARNING:end of file not at end of line ;newline inserted,请教高手...
losng 嵌入式系统
【GD32F350开发分享六】USART0和USART1的双串口应用
381582 如图所示,GD32F350有两个串口,分别是USART0和USART1,分别是哪几个脚复用成串口,具体可以看手册。 我的GPIO复用配置如下 381583 381584 串口初始化函数为 void gd_eval_com_i ......
Justice_Gao GD32 MCU
Verilog HDL---运算符、赋值语句和块语句
1.运算符 逻辑运算符 &&//逻辑与、||//逻辑或、!//逻辑非; &&、||为双目运算符,!为单目运算符; 逻辑运算符&&和||的优先级低于关系运算符,!高于算术运算符; 为 ......
捍卫真理 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1065  405  302  1257  2116  52  17  45  19  2 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved