电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

LTC1454IN#PBF

产品描述12 位数模转换器 2 16-PDIP
产品类别半导体    数据采集ADC/DAC – 专业   
文件大小168KB,共12页
制造商ADI(亚德诺半导体)
官网地址https://www.analog.com
标准
下载文档 详细参数 全文预览

LTC1454IN#PBF概述

12 位数模转换器 2 16-PDIP

LTC1454IN#PBF规格参数

参数名称属性值
类别
厂商名称ADI(亚德诺半导体)
包装管件
位数12
数模转换器数2
建立时间14µs(标准)
输出类型Voltage - Buffered
差分输出
数据接口SPI
参考类型外部,内部
电压 - 供电,模拟5V
电压 - 供电,数字5V
INL/DNL (LSB)±2.5,±0.5(最大)
架构R-2R
工作温度-40°C ~ 85°C
封装/外壳16-DIP(0.300",7.62mm)
供应商器件封装16-PDIP
安装类型通孔
基本产品编号LTC1454

文档预览

下载PDF文档
LTC1454/LTC1454L
Dual 12-Bit Rail-to-Rail
Micropower DACs
FEATURES
s
s
s
s
s
DESCRIPTION
The LTC
®
1454/LTC1454L are complete single supply,
dual rail-to-rail voltage output, 12-bit digital-to-analog
converters (DACs) in a 16-lead SO package. They include
an output buffer amplifier with variable gain (×1 or
×
2)
and an easy-to-use 3-wire cascadable serial interface.
The LTC1454 has an onboard reference of 2.048V and a
full-scale output of 4.095V in a
×
2 gain configuration. It
operates from a single 4.5V to 5.5V supply.
The LTC1454L has an onboard 1.22V reference and a full-
scale output of 2.5V in a
×
2 gain configuration. It operates
from a single 2.7V to 5.5V supply.
Low power supply current, excellent DNL and small size
allow these parts to be used in a host of applications where
size, DNL and single supply operation are important.
s
s
s
s
s
s
12-Bit Resolution
Buffered True Rail-to-Rail Voltage Output
5V Operation, I
CC
: 700µA Typ (LTC1454)
3V Operation, I
CC
: 450µA Typ (LTC1454L)
Built-In Reference: 2.048V (LTC1454)
1.220V (LTC1454L)
CLR Pin
Power-On Reset
16-Lead SO Package
3-Wire Cascadable Serial Interface
Maximum DNL Error: 0.5LSB
Low Cost
APPLICATIONS
s
s
s
s
Digital Calibration
Industrial Process Control
Automatic Test Equipment
Cellular Telephones
, LTC and LT are registered trademarks of Linear Technology Corporation.
TYPICAL APPLICATION
Daisy-Chained
Dual 12-Bit Rail-to-Rail DAC
Functional Block Diagram:
Control Outputs
LTC1454: 5V
LTC1454L: 3V TO 5V
9, 15
V
CC
LTC1454: 2.048V
10 LTC1454L: 1.22V
REFOUT
REFHI B 14
0.5
0.4
0.3
DNL ERROR (LSB)
+
4 D
IN
µP
3 CLK
5 CS/LD
6 D
OUT
12-BIT
DAC B
24-BIT
SHIFT
REG
AND
DAC
LATCH
V
OUT B
16
0.2
0.1
0
–0.1
–0.2
–0.3
–0.4
–0.5
0
512 1024 1536 2048 2560 3072 3584 4095
CODE
1454 G08
X1/X2 B 1
REFHI A
11
+
12-BIT
DAC A
V
OUT A
8
X1/X2 A
7
POWER-ON
RESET
CLR
2
12
REFLO
GND
13
1454 BD02
U
U
U
Differential Nonlinearity
vs Input Code
1
Altera的FPGA和CPLD的芯的电子显微镜照片(骏龙科技西安办事处拍摄)
die1是EP2S60的芯,die2是EPM240的芯。因为芯一直裸露,所以照片上有点杂物,同时pad上有氧化的痕迹。 eeworldpostqq...
xiefei FPGA/CPLD
ISE初学问题求助?
ERROR: The Top module has not been specified. This can happen if no sources have been added to the project, 是什么意思?...
beijing2008lina FPGA/CPLD
学习Sitara U-Boot基础知识
学习Sitara中很多篇幅多讲到U-BOOT,先找些基础知识了解了解 U-Boot,全称 Universal Boot Loader,是遵循GPL条款的开放源码项目。从FADSROM、8xxROM、PPCBOOT逐步发展演化而来。其源码目 ......
蓝雨夜 DSP 与 ARM 处理器
半导体公司招聘(北京) S/W Engineer
1. S/W Engineer (Codec) 1) 4+ years working experience of video, audio codec development 2) Candidates should have strong knowledge and hands-on experience on MPEG-2/4, H.264 ......
shinesnow 嵌入式系统
单片机交通灯资料/课程设计/毕业设计资料
附件是单片机交通灯资料简介,需要的可以联系我,我通过邮箱发给大家。...
51armfpga 单片机
请大家推荐符合要求的单片机
要求如下: 有两个串口 有大的flash (类似于P89C669有96k的flash)。...
lshfrandy 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2847  1526  1703  1413  1175  21  43  47  22  28 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved