电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CYW255OXCT

产品描述时钟 缓冲器/驱动器 IC 1:24 200 MHz 48-BSSOP(0.295",7.50mm 宽)
产品类别半导体    时钟与计时   
文件大小123KB,共9页
制造商Silicon Labs(芯科实验室)
官网地址https://www.silabs.com
下载文档 详细参数 全文预览

CYW255OXCT在线购买

供应商 器件名称 价格 最低购买 库存  
CYW255OXCT - - 点击查看 点击购买

CYW255OXCT概述

时钟 缓冲器/驱动器 IC 1:24 200 MHz 48-BSSOP(0.295",7.50mm 宽)

CYW255OXCT规格参数

参数名称属性值
类别
厂商名称Silicon Labs(芯科实验室)
包装卷带(TR)
类型缓冲器/驱动器
电路数1
比率 - 输入:输出1:24
差分 - 输入:输出无/无
输入时钟
输出时钟
电压 - 供电2.375V ~ 3.465V
工作温度0°C ~ 70°C
安装类型表面贴装型
封装/外壳48-BSSOP(0.295",7.50mm 宽)
供应商器件封装48-SSOP
频率 - 最大值200 MHz
基本产品编号CYW255

文档预览

下载PDF文档
W255
200 MHz 24-Output Buffer for 4 DDR or 3 SDRAM DIMMS
Features
• One input to 24 output buffer/driver
• Supports up to 4 DDR DIMMs or 3 SDRAM DIMMS
• One additional output for feedback
• SMBus interface for individual output control
• Low skew outputs (< 100 ps)
• Supports 266-, 333-, and 400 MHz DDR SDRAM
• Dedicated pin for power management support
• Space-saving 48-pin SSOP package
Functional Description
The W255 is a 3.3V/2.5V buffer designed to distribute
high-speed clocks in PC applications. The part has 24 outputs.
Designers can configure these outputs to support four unbuf-
fered DDR DIMMS or to support three unbuffered standard
SDRAM DIMMs and two DDR DIMMS. The W255 can be used
in conjunction with the W250 or similar clock synthesizer for
the VIA Pro 266 chipset.
The W255 also includes an SMBus interface which can enable
or disable each output clock. On power-up, all output clocks
are enabled (internal pull up).
Block Diagram
FBOUT
BUF_IN
DDR0T_SDRAM10
DDR0C_SDRAM11
DDR1T_SDRAM0
DDR1C_SDRAM1
DDR2T_SDRAM2
DDR2C_SDRAM3
DDR3T_SDRAM4
DDR3C_SDRAM5
DDR4T_SDRAM6
DDR4C_SDRAM7
DDR5T_SDRAM8
DDR5C_SDRAM9
DDR6T
DDR6C
DDR7T
DDR7C
DDR8T
DDR8C
DDR9T
DDR9C
DDR10T
PWR_DWN#
Power Down Control
Pin Configuration
[1]
SSOP
Top View
FBOUT
VDD3.3_2.5
GND
DDR0T_SDRAM10
DDR0C_SDRAM11
DRR1T_SDRAM0
DDR1C_SDRAM1
VDD3.3_2.5
GND
DDR2T_SDRAM2
DDR2C_SDRAM3
VDD3.3_2.5
BUF_IN
GND
DDR3T_SDRAM4
DDR3C_SDRAM5
VDD3.3_2.5
GND
DDR4T_SDRAM6
DDR4C_SDRAM7
DDR5T_SDRAM8
DDR5C_SDRAM9
VDD3.3_2.5
SDATA
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
32
31
30
29
28
27
26
25
SDATA
SMBus
Decoding
SCLOCK
DDR10C
DDR11T
DDR11C
SEL_DDR*
VDD2.5
GND
DDR11T
DDR11C
DDR10T
DDR10C
VDD2.5
GND
DDR9T
DDR9C
VDD2.5
PWR_DWN#*
GND
DDR8T
DDR8C
VDD2.5
GND
DDR7T
DDR7C
DDR6T
DDR6C
GND
SCLK
SEL_DDR
Note:
1. Internal 100K pull-up resistors present on inputs marked
with *. Design should not rely solely on internal pull-up resistor
to set I/O pins HIGH.
.......................... Document #: 38-07255 Rev. *D Page 1 of 9
400 West Cesar Chavez, Austin, TX 78701
1+(512) 416-8500
1+(512) 416-9669
www.silabs.com
作品提交:基于KW41和配套开发板设计的智能家居安防门禁系统
本帖最后由 zhaogong 于 2017-7-31 18:59 编辑 1, 作品名称:基于KW41和配套开发板设计的智能家居安防门禁系统。 2, 作品实现功能说明:基本上实现了预期的功能,以KW41Z开 ......
zhaogong NXP MCU
阻容电源问题
做了一个阻容电源,发现在会有变压器的那种兹兹的声音,而且电源摸上去还有点热,高手分析下原因...
zjjone1023 模拟与混合信号
请教有关电路图中网络标号的难题
110646 如图所示,在430的11、16管脚处分别放置网络标号DVCC,但电气检查显示两处并没有接入DVCC网络,但其他接入DVCC的管脚就没问题,这种情况还出现在别的网络中,这是怎么回事呀? 本帖最 ......
zzbaizhi PCB设计
海淀法院已正式受理,中搜、雅虎、千橡、百度将陆续成为诉讼目标
尽管已经公开宣称“与流氓软件进行决裂”,但中国搜索昨日仍然成为网友进行法律诉讼的首个目标。一群由全国各地“流氓软件受害者”所组成的网友联盟已经于9月4日向北京海淀法院提起了针对众多厂 ......
emaily 聊聊、笑笑、闹闹
关于TPS54550电源芯片
我使用tps54550电源芯片产生 3.3V电压。芯片PH端输出的波形正确,可是经过滤波后,输出电压很低只有0.005V。我按照datasheet使用6.8uH和100uF电容做滤波。各位大侠帮帮忙吧......
afreebird 模拟与混合信号
诚意找人编写PADS /AD电路设计的图书
我们现有关于PADS /Altium Designer 电路设计的图书选题,诚找有写书意向的作者合作。要求作者有一些实战经验和写作资源,有一定的业余时间、能够保证写作进度。有意者请直接发信 联系方 ......
你是最美 PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2695  80  2799  2012  2163  55  2  57  41  44 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved