电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MA224M000DG

产品描述LVPECL Output Clock Oscillator, 224MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531MA224M000DG概述

LVPECL Output Clock Oscillator, 224MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MA224M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率224 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
丁丁串口更新啦,再也不会掉线软件死掉了
一直用丁丁,觉得很好用就是串口掉了,软件会死机,今天发现有更新,挺好到了。 还多了一些功能,搞了个波形显示,stm32 下载,还有尾校验 263496263497263499263498 ...
weizhongc 单片机
Saelae16 逻辑分析仪终于山寨出来了,最高100M采样率,共16CH
由于Saleae8被轻易山寨出来,Saleae公司在设计Saleae Logic16的时候,加强了加密工作。从去年11月份开始着手,从Saleae官方花了299美元买了一个原装的产品,破解分析这个Saleae16,期间断断续续 ......
cedaisong1 DIY/开源硬件专区
TCPMP播放视频 很卡
移植了一个tcpmp程序到wince中,可是播放视频很卡,我把片源的清晰度转换到 320*240 就不卡了 ,请问是什么原因,有没有什么方法可以解决此问题,(不能通过转换),谢谢...
jjphero 嵌入式系统
将软件项目从 StellarisWare®迁移到 TivaWare™ 上
将软件项目从 StellarisWare®迁移到 TivaWare™ 上...
蓝雨夜 微控制器 MCU
【bk7231N】涂鸦tuya产品在SPI等通信方面的探索
做嵌入式做多了,本能的就会去考量一款芯片的外设丰富程度,就想调研一下手中涂鸦这款芯片的外设性能。于是拟题希望调研一下tuya的相关产品的外设通信能力。得出的结论是,涂鸦在设计上并不面向 ......
javnson 无线连接
RTDX应用程序调试
RTDX测试DSP Target传输数据到PC机: a)创建工程,编辑源代码(.c/。asm),加入头文件(.h),库文件(.lib)以及链接命令文件(.cmd) b)添加修改具有实时数据传输的RTDX语句 ......
Aguilera DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 307  172  856  1799  727  11  49  15  45  10 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved